3091 |
miho |
1 |
// |
|
|
2 |
// Toto je popisný soubor pro popis obsahu adresáře |
|
|
3 |
// |
|
|
4 |
|
|
|
5 |
[InfoShortDescription.en] |
|
|
6 |
Xilinx ChipScope Demo |
|
|
7 |
|
|
|
8 |
[InfoShortDescription.cs] |
|
|
9 |
Xilinx ChipScope Demo |
|
|
10 |
|
|
|
11 |
[InfoLongDescription.en] |
|
|
12 |
ChipScope IP Core from Xilinx company enable us to add pretty |
|
|
13 |
powerful logic analyser into our own FPGA design. It is necessary |
|
|
14 |
to have a valid license for generation of bitfile but not for |
|
|
15 |
usage and debugging. The text here shows a realisation of |
|
|
16 |
an universal logic analyser in Spartan device on MLAB |
|
|
17 |
board S3AN01. It shows the use of Xilinx Virtual Cable technology |
|
|
18 |
as well. |
|
|
19 |
The maximum achieved sampling rate is 170 MS/s with 9 or 18 input channels. |
|
|
20 |
|
|
|
21 |
[InfoLongDescription.cs] |
|
|
22 |
IP jádro ChipScope firmy Xilinx umožňuje vložit do vlastního návrhu |
|
|
23 |
FPGA obvodu docela výkonný logický analyzátor. K překladu takového |
|
|
24 |
obvodu potřebujeme příslušnou licenci, ale pro použití (ladění) |
|
|
25 |
už ne. Uvedený článek ukazuje realizaci univerzálního logického |
|
|
26 |
analyzátoru v obvodu Spartan na desce S3AN01 ze stavebnice MLAB |
|
|
27 |
a to současně s použitím technologie Xilinx Virtual Cable |
|
|
28 |
s přenosem JTAG příkazů po síti. |
|
|
29 |
Maximální dosažená rychlost vzorkování je 170 MS/s na 9 nebo 18 kanálech. |
|
|
30 |
|
|
|
31 |
[SortPreferences] |
|
|
32 |
|
|
|
33 |
[End] |