3,6 → 3,7 |
\usepackage[utf8]{inputenc} |
\usepackage[czech]{babel} |
\usepackage{graphicx} |
\usepackage{pdfpages} |
\textwidth 16cm \textheight 25cm |
\topmargin -1.3cm |
\oddsidemargin 0cm |
45,6 → 46,8 |
\subsection{Zapojení} |
Zapojení přijímače vychází z původní konstrukce SDR přijímače DR2G \cite{DR2G} který požívá CMOS součástky. Nyní je u přijímače změněný hlavně obvod vstupu pro lokální oscilátor a umožňuje tak používat přijímač na vyšších kmitočtech, neboť nedělí vstupní frekvenci 4mi, jako původní konstrukce ale pouze 2mi. To mimo jiné znamená, že nejvyšší pracovní kmitočet již není limitován vstupní logikou, ale analogovými spínači a v menší míře i převodníky LVPECL-CMOS těsně před spínači. Použitá diferenciální LVPECL logika navíc také umožňuje podstatně snížit vyzařování. Dále byly vyměněny analogové spínače ve směšovači. Ty nyní spínají trochu rychleji, ale hlavně mají lepší izolační parametry, což umožňuje lepší odstup signálu od šumu. |
|
\includepdf[pages={1,2,3,4},landscape=true]{../../SCH/sdrx.pdf} |
|
Další nezbytnou součástí přijímače je lokální oscilátor, který se připojuje k přijímači externě pomocí krátkého SATA kabelu. Jako LO lze použít modul CLKGEN01B osazený 570ABB000107DG. SATA kabel je vhodné volit co nejkratší kvůli minimalizaci zemní smyčky a vyzařování. |
|
\subsection{Odrušení} |