Rev 2337 Rev 2338
1 <!DOCTYPE html PUBLIC "-//W3C//DTD HTML 4.01//EN" "http://www.w3.org/TR/html4/strict.dtd"> 1 <!DOCTYPE html PUBLIC "-//W3C//DTD HTML 4.01//EN" "http://www.w3.org/TR/html4/strict.dtd">
2 <html> 2 <html>
3 <head> 3 <head>
4 <meta http-equiv="Content-Type" content="text/html; charset=utf-8"> 4 <meta http-equiv="Content-Type" content="text/html; charset=utf-8">
5 <title> S3AN01B HW Reference </title> 5 <title> S3AN01B HW Reference </title>
6 <meta name="keywords" content="stavebnice MLAB univerzální moduly FPGA XILINX Spartan3AN development board LED VGA"> 6 <meta name="keywords" content="stavebnice MLAB univerzální moduly FPGA XILINX Spartan3AN development board LED VGA">
7 <meta name="description" content="Projekt MLAB, vývojová deska pro obvod FPGA XILINX Spartan3AN s LED displejem a VGA výstupem"> 7 <meta name="description" content="Projekt MLAB, vývojová deska pro obvod FPGA XILINX Spartan3AN s LED displejem a VGA výstupem">
8 <!-- AUTOINCLUDE START "Page/Head.cs.ihtml" DO NOT REMOVE --> 8 <!-- AUTOINCLUDE START "Page/Head.cs.ihtml" DO NOT REMOVE -->
9 <link rel="StyleSheet" href="../../../../../Web/CSS/MLAB.css" type="text/css" title="MLAB základní styl"> 9 <link rel="StyleSheet" href="../../../../../Web/CSS/MLAB.css" type="text/css" title="MLAB základní styl">
10 <link rel="StyleSheet" href="../../../../../Web/CSS/MLAB_Print.css" type="text/css" media="print"> 10 <link rel="StyleSheet" href="../../../../../Web/CSS/MLAB_Print.css" type="text/css" media="print">
11 <link rel="shortcut icon" type="image/x-icon" href="../../../../../Web/PIC/MLAB.ico"> 11 <link rel="shortcut icon" type="image/x-icon" href="../../../../../Web/PIC/MLAB.ico">
12 <script type="text/javascript" src="../../../../../Web/JS/MLAB_Menu.js"></script> 12 <script type="text/javascript" src="../../../../../Web/JS/MLAB_Menu.js"></script>
13 <!-- AUTOINCLUDE END --> 13 <!-- AUTOINCLUDE END -->
14 <style type="text/css"> 14 <style type="text/css">
15 .Big { 15 .Big {
16 font-size: 200%; 16 font-size: 200%;
17 } 17 }
18 </style> 18 </style>
19 </head> 19 </head>
20   20  
21 <body lang="cs"> 21 <body lang="cs">
22   22  
23 <!-- AUTOINCLUDE START "Page/Header.cs.ihtml" DO NOT REMOVE --> 23 <!-- AUTOINCLUDE START "Page/Header.cs.ihtml" DO NOT REMOVE -->
24 <!-- ============== HLAVICKA ============== --> 24 <!-- ============== HLAVICKA ============== -->
25 <div class="Header"> 25 <div class="Header">
26 <script type="text/javascript"> 26 <script type="text/javascript">
27 <!-- 27 <!--
28 SetRelativePath("../../../../../"); 28 SetRelativePath("../../../../../");
29 DrawHeader(); 29 DrawHeader();
30 // --> 30 // -->
31 </script> 31 </script>
32 <noscript> 32 <noscript>
33 <p><b> Pro zobrazení (vložení) hlavičky je potřeba JavaScript </b></p> 33 <p><b> Pro zobrazení (vložení) hlavičky je potřeba JavaScript </b></p>
34 </noscript> 34 </noscript>
35 </div> 35 </div>
36 <!-- AUTOINCLUDE END --> 36 <!-- AUTOINCLUDE END -->
37   37  
38 <!-- AUTOINCLUDE START "Page/Menu.cs.ihtml" DO NOT REMOVE --> 38 <!-- AUTOINCLUDE START "Page/Menu.cs.ihtml" DO NOT REMOVE -->
39 <!-- ============== MENU ============== --> 39 <!-- ============== MENU ============== -->
40 <div class="Menu"> 40 <div class="Menu">
41 <script type="text/javascript"> 41 <script type="text/javascript">
42 <!-- 42 <!--
43 SetRelativePath("../../../../../"); 43 SetRelativePath("../../../../../");
44 DrawMenu(); 44 DrawMenu();
45 // --> 45 // -->
46 </script> 46 </script>
47 <noscript> 47 <noscript>
48 <p><b> Pro zobrazení (vložení) menu je potřeba JavaScript </b></p> 48 <p><b> Pro zobrazení (vložení) menu je potřeba JavaScript </b></p>
49 </noscript> 49 </noscript>
50 </div> 50 </div>
51 <!-- AUTOINCLUDE END --> 51 <!-- AUTOINCLUDE END -->
52   52  
53 <!-- ============== TEXT ============== --> 53 <!-- ============== TEXT ============== -->
54 <div class="Text"> 54 <div class="Text">
55   55  
56 <p class="Title"> 56 <p class="Title">
57 Vývojová deska s&nbsp;obvodem FPGA XILINX Spartan&nbsp;3AN 57 Vývojová deska s&nbsp;obvodem FPGA XILINX Spartan&nbsp;3AN
58 </p> 58 </p>
59   59  
60 <p class="Autor"> 60 <p class="Autor">
61 Milan Horkel 61 Milan Horkel
62 </p> 62 </p>
63   63  
64 <p class="Subtitle"> 64 <p class="Subtitle">
65 Před časem mne kluci na kroužku ukecali, abych udělal jednoduchou 65 Před časem mne kluci na kroužku ukecali, abych udělal jednoduchou
66 vývojovou desku s&nbsp;nějakým programovatelným obvodem. Nakonec jsem 66 vývojovou desku s&nbsp;nějakým programovatelným obvodem. Nakonec jsem
67 zvolil obvod FPGA od firmy XILINX z&nbsp;řady Spartan3AN, protože 67 zvolil obvod FPGA od firmy XILINX z&nbsp;řady Spartan3AN, protože
68 poskytuje rozumné možnosti za rozumnou cenu. Deska je osazena obvodem 68 poskytuje rozumné možnosti za rozumnou cenu. Deska je osazena obvodem
69 XC3S50AN v&nbsp;pouzdru TQFP&nbsp;144. 69 XC3S50AN v&nbsp;pouzdru TQFP&nbsp;144.
70 </p> 70 </p>
71   71  
72 <p class="Subtitle"> 72 <p class="Subtitle">
73 Tento dokument popisuje hardware desky, její testování a použití 73 Tento dokument popisuje hardware desky, její testování a použití
74 naleznete v&nbsp;dalších dokumentech. 74 naleznete v&nbsp;dalších dokumentech.
75 </p> 75 </p>
76   76  
77 <p class="Subtitle"> 77 <p class="Subtitle">
78 <img width="453" height="517" 78 <img width="453" height="517"
79 src="S3AN01B_HW_Reference.cs_soubory/image001.jpg" 79 src="S3AN01B_HW_Reference.cs_soubory/image001.jpg"
80 alt="Deska S3AN01B, pohled shora"> 80 alt="Deska S3AN01B, pohled shora">
81 </p> 81 </p>
82   82  
-   83 <p>
-   84 <a href="../S3AN01B_HW_Reference.cs.pdf"><img class="NoBorder"
-   85 src="../../../../../Web/PIC/FileIco_PDF.ico"
-   86 alt="Acrobat">&nbsp;PDF verze</a>
-   87 </p>
-   88  
83 <h1> Technické parametry </h1> 89 <h1> Technické parametry </h1>
84   90  
85 <table> 91 <table>
86 <tr> 92 <tr>
87 <th> Parametr </th> 93 <th> Parametr </th>
88 <th> Hodnota </th> 94 <th> Hodnota </th>
89 <th> Poznámka </th> 95 <th> Poznámka </th>
90 </tr> 96 </tr>
91 <tr> 97 <tr>
92 <td> Použitý obvod </td> 98 <td> Použitý obvod </td>
93 <td> XC3S50AN, TQFP144 </td> 99 <td> XC3S50AN, TQFP144 </td>
94 <td> XILINX FPGA Spartan 3AN </td> 100 <td> XILINX FPGA Spartan 3AN </td>
95 </tr> 101 </tr>
96 <tr> 102 <tr>
97 <td> Napájení desky </td> 103 <td> Napájení desky </td>
98 <td> +5V </td> 104 <td> +5V </td>
99 <td> Cca. 250mA (závisí na funkci) </td> 105 <td> Cca. 250mA (závisí na funkci) </td>
100 </tr> 106 </tr>
101 <tr> 107 <tr>
102 <td> Vnitřní napájení </td> 108 <td> Vnitřní napájení </td>
103 <td> +3.3V (napájení logiky) </td> 109 <td> +3.3V (napájení logiky) </td>
104 <td> Vlastní stabilizátor </td> 110 <td> Vlastní stabilizátor </td>
105 </tr> 111 </tr>
106 <tr> 112 <tr>
107 <td> &nbsp; </td> 113 <td> &nbsp; </td>
108 <td> +1.2V (napájení jádra FPGA) </td> 114 <td> +1.2V (napájení jádra FPGA) </td>
109 <td> Vlastní stabilizátor </td> 115 <td> Vlastní stabilizátor </td>
110 </tr> 116 </tr>
111 <tr> 117 <tr>
112 <td> Periferie na desce </td> 118 <td> Periferie na desce </td>
113 <td> LED displej 8 míst </td> 119 <td> LED displej 8 míst </td>
114 <td> Zapojený multiplexně </td> 120 <td> Zapojený multiplexně </td>
115 </tr> 121 </tr>
116 <tr> 122 <tr>
117 <td> &nbsp; </td> 123 <td> &nbsp; </td>
118 <td> LED indikátory 8 bitů </td> 124 <td> LED indikátory 8 bitů </td>
119 <td> Zapojené na samostatné výstupy </td> 125 <td> Zapojené na samostatné výstupy </td>
120 </tr> 126 </tr>
121 <tr> 127 <tr>
122 <td> &nbsp; </td> 128 <td> &nbsp; </td>
123 <td> DIP spínače 8 bitů </td> 129 <td> DIP spínače 8 bitů </td>
124 <td> Zapojené na samostatné vstupy </td> 130 <td> Zapojené na samostatné vstupy </td>
125 </tr> 131 </tr>
126 <tr> 132 <tr>
127 <td> &nbsp; </td> 133 <td> &nbsp; </td>
128 <td> Tlačítka 4 bity </td> 134 <td> Tlačítka 4 bity </td>
129 <td> Zapojené na samostatné vstupy </td> 135 <td> Zapojené na samostatné vstupy </td>
130 </tr> 136 </tr>
131 <tr> 137 <tr>
132 <td> &nbsp; </td> 138 <td> &nbsp; </td>
133 <td> VGA výstup </td> 139 <td> VGA výstup </td>
134 <td> 2 bity na barvu </td> 140 <td> 2 bity na barvu </td>
135 </tr> 141 </tr>
136 <tr> 142 <tr>
137 <td> &nbsp; </td> 143 <td> &nbsp; </td>
138 <td> PS/2 rozhraní 2 kusy </td> 144 <td> PS/2 rozhraní 2 kusy </td>
139 <td> 5V tolerantní </td> 145 <td> 5V tolerantní </td>
140 </tr> 146 </tr>
141 <tr> 147 <tr>
142 <td> &nbsp; </td> 148 <td> &nbsp; </td>
143 <td> I2C rozhraní </td> 149 <td> I2C rozhraní </td>
144 <td> 5V tolerantní </td> 150 <td> 5V tolerantní </td>
145 </tr> 151 </tr>
146 <tr> 152 <tr>
147 <td> &nbsp; </td> 153 <td> &nbsp; </td>
148 <td> Obvod 5V tolerantních vstupů </td> 154 <td> Obvod 5V tolerantních vstupů </td>
149 <td> Celkem 32 vstupů </td> 155 <td> Celkem 32 vstupů </td>
150 </tr> 156 </tr>
151 <tr> 157 <tr>
152 <td> &nbsp; </td> 158 <td> &nbsp; </td>
153 <td> Jednoduchý A/D a D/A </td> 159 <td> Jednoduchý A/D a D/A </td>
154 <td> Pomocí PWM </td> 160 <td> Pomocí PWM </td>
155 </tr> 161 </tr>
156 <tr> 162 <tr>
157 <td> Konfigurace </td> 163 <td> Konfigurace </td>
158 <td> Interní paměť obvodu FPGA </td> 164 <td> Interní paměť obvodu FPGA </td>
159 <td> Platí pro obvody řady AN </td> 165 <td> Platí pro obvody řady AN </td>
160 </tr> 166 </tr>
161 <tr> 167 <tr>
162 <td> &nbsp; </td> 168 <td> &nbsp; </td>
163 <td> Volitelně paměť SPI FLASH </td> 169 <td> Volitelně paměť SPI FLASH </td>
164 <td> Pro obvody řady A i AN </td> 170 <td> Pro obvody řady A i AN </td>
165 </tr> 171 </tr>
166 <tr> 172 <tr>
167 <td> Rozměry </td> 173 <td> Rozměry </td>
168 <td> Cca 112x122x20mm </td> 174 <td> Cca 112x122x20mm </td>
169 <td> Výška nad základnou </td> 175 <td> Výška nad základnou </td>
170 </tr> 176 </tr>
171 </table> 177 </table>
172   178  
173 <p> 179 <p>
174 <i class="Big">Důrazně</i> <i>připomínám hned na začátku, že obvod FPGA 180 <i class="Big">Důrazně</i> <i>připomínám hned na začátku, že obvod FPGA
175 není 5V tolerantní! Znamená to, že se na jeho vstupy smí připojit pouze 181 není 5V tolerantní! Znamená to, že se na jeho vstupy smí připojit pouze
176 signály do velikosti +3.3V (absolutní maximum je +4.6V).</i> 182 signály do velikosti +3.3V (absolutní maximum je +4.6V).</i>
177 </p> 183 </p>
178   184  
179 <p> 185 <p>
180 <i>Stejně důrazně musím upozornit na to, že na vstupech obvodu nejsou 186 <i>Stejně důrazně musím upozornit na to, že na vstupech obvodu nejsou
181 ochranné diody mezi vstupem a kladným napájecím napětím! To je zásadní 187 ochranné diody mezi vstupem a kladným napájecím napětím! To je zásadní
182 rozdíl od většiny jednočipových mikroprocesorů. Nelze se tedy spoléhat 188 rozdíl od většiny jednočipových mikroprocesorů. Nelze se tedy spoléhat
183 na to, že když budeme vstupy budit přes velký sériový odpor, že se nic 189 na to, že když budeme vstupy budit přes velký sériový odpor, že se nic
184 nestane. Stane! Při zvýšeném napětí na vstupech může být životnost 190 nestane. Stane! Při zvýšeném napětí na vstupech může být životnost
185 vstupních tranzistorů v&nbsp;řádu minut nebo hodin.</i> 191 vstupních tranzistorů v&nbsp;řádu minut nebo hodin.</i>
186 </p> 192 </p>
187   193  
188 <h1> Popis konstrukce </h1> 194 <h1> Popis konstrukce </h1>
189   195  
190 <h2> Úvodem </h2> 196 <h2> Úvodem </h2>
191   197  
192 <p> 198 <p>
193 Školní deska pro práci s obvody FPGA XILINX řady Spartan 3AN vznikla na 199 Školní deska pro práci s obvody FPGA XILINX řady Spartan 3AN vznikla na
194 popud kluků v kroužku radiotechniky. Protože s obvody FPGA firmy XILINX 200 popud kluků v kroužku radiotechniky. Protože s obvody FPGA firmy XILINX
195 pracuji, ujal jsem se tohoto úkolu. Nejdřív jsem uvažoval, že bychom 201 pracuji, ujal jsem se tohoto úkolu. Nejdřív jsem uvažoval, že bychom
196 začali s&nbsp;deskou s&nbsp;některým obvodem CPLD, ale po prozkoumání 202 začali s&nbsp;deskou s&nbsp;některým obvodem CPLD, ale po prozkoumání
197 ceníku, jsem se přiklonil k&nbsp;obvodu FPGA řady Spartan3AN. 203 ceníku, jsem se přiklonil k&nbsp;obvodu FPGA řady Spartan3AN.
198 </p> 204 </p>
199   205  
200 <p> 206 <p>
201 Obvody FPGA mají mnohem propracovanější vnitřní architekturu a obsahují 207 Obvody FPGA mají mnohem propracovanější vnitřní architekturu a obsahují
202 mnohem víc logiky než obvody CPLD. Obvod samotný stojí pouhých 210Kč 208 mnohem víc logiky než obvody CPLD. Obvod samotný stojí pouhých 210Kč
203 včetně DPH (podzim 2010). 209 včetně DPH (podzim 2010).
204 </p> 210 </p>
205   211  
206 <p> 212 <p>
207 Je to vlastně nejpokročilejší obvod FPGA v&nbsp;pouzdru TQFP, tedy 213 Je to vlastně nejpokročilejší obvod FPGA v&nbsp;pouzdru TQFP, tedy
208 v&nbsp;pouzdru, které si dokážeme sami připájet a v&nbsp;nouzi si 214 v&nbsp;pouzdru, které si dokážeme sami připájet a v&nbsp;nouzi si
209 dokonce dokážeme sami vyrobit i plošný spoj. Viz dokumentace od první 215 dokonce dokážeme sami vyrobit i plošný spoj. Viz dokumentace od první
210 verze této desky na adrese 216 verze této desky na adrese
211 <a href="http://www.mlab.cz/PermaLink/S3AN01A">http://www.mlab.cz/PermaLink/S3AN01A</a> 217 <a href="http://www.mlab.cz/PermaLink/S3AN01A">http://www.mlab.cz/PermaLink/S3AN01A</a>
212 </p> 218 </p>
213   219  
214 <p> 220 <p>
215 Snad by měl existovat i obvod z&nbsp;řady Spartan6 v&nbsp;pouzdru TQFP, 221 Snad by měl existovat i obvod z&nbsp;řady Spartan6 v&nbsp;pouzdru TQFP,
216 ale nikde jsem ho neviděl na skladě. Až ho uvidím, tak z&nbsp;něj možná 222 ale nikde jsem ho neviděl na skladě. Až ho uvidím, tak z&nbsp;něj možná
217 taky něco udělám, pokud čas dovolí. 223 taky něco udělám, pokud čas dovolí.
218 </p> 224 </p>
219   225  
220 <h2> Zapojení modulu </h2> 226 <h2> Zapojení modulu </h2>
221   227  
222 <p> 228 <p>
223 Zapojení desky odpovídá účelu desky. Jako vývojová a školní deska je 229 Zapojení desky odpovídá účelu desky. Jako vývojová a školní deska je
224 vybavena obvody pro snadnou práci s&nbsp;obvodem FPGA. Na desce 230 vybavena obvody pro snadnou práci s&nbsp;obvodem FPGA. Na desce
225 nalezneme LED displej, skupinu LED diod, několik tlačítek a DIP 231 nalezneme LED displej, skupinu LED diod, několik tlačítek a DIP
226 přepínačů. Vstupy a výstupy jsou vyvedeny na propojovací hřebínky. 232 přepínačů. Vstupy a výstupy jsou vyvedeny na propojovací hřebínky.
227 </p> 233 </p>
228   234  
229 <h3> Napájení </h3> 235 <h3> Napájení </h3>
230   236  
231 <p> 237 <p>
232 Celá deska se napájí napětím +5V přivedeným na konektor J1. Opět 238 Celá deska se napájí napětím +5V přivedeným na konektor J1. Opět
233 důrazně připomínám, že použitý obvod FPGA vydrží na vývodech napětí 239 důrazně připomínám, že použitý obvod FPGA vydrží na vývodech napětí
234 3.3V, ale ne 5V! 240 3.3V, ale ne 5V!
235 </p> 241 </p>
236   242  
237 <p> 243 <p>
238 <img width="697" height="308" 244 <img width="697" height="308"
239 src="S3AN01B_HW_Reference.cs_soubory/image002.png" 245 src="S3AN01B_HW_Reference.cs_soubory/image002.png"
240 alt="Schéma napájecí části"> 246 alt="Schéma napájecí části">
241 </p> 247 </p>
242   248  
243 <p> 249 <p>
244 Z&nbsp;napětí +5V se lineárním stabilizátorem U2 vytváří napětí +3.3V 250 Z&nbsp;napětí +5V se lineárním stabilizátorem U2 vytváří napětí +3.3V
245 pro napájení vstupů a výstupů obvodu FPGA. Přítomnost napětí +3.3V 251 pro napájení vstupů a výstupů obvodu FPGA. Přítomnost napětí +3.3V
246 indikuje dioda D10 umístěná v&nbsp;rohu desky. Napětí +3.3V je vyvedeno 252 indikuje dioda D10 umístěná v&nbsp;rohu desky. Napětí +3.3V je vyvedeno
247 na konektor J2 k&nbsp;dalšímu použití. <i>Pozor, nezapojit sem napájení 253 na konektor J2 k&nbsp;dalšímu použití. <i>Pozor, nezapojit sem napájení
248 +5V, došlo by ke zničení obvodu FPGA!</i> Abych na tento konektor 254 +5V, došlo by ke zničení obvodu FPGA!</i> Abych na tento konektor
249 omylem nepřipojil +5V, dávám si ta prostřední vývody zkratovací 255 omylem nepřipojil +5V, dávám si ta prostřední vývody zkratovací
250 propojku. Dioda D9 slouží jako ochrana před přepólováním napájení. 256 propojku. Dioda D9 slouží jako ochrana před přepólováním napájení.
251 </p> 257 </p>
252   258  
253 <p> 259 <p>
254 Z&nbsp;napětí +3.3V se&nbsp;lineárním stabilizátorem vytváří napětí 260 Z&nbsp;napětí +3.3V se&nbsp;lineárním stabilizátorem vytváří napětí
255 +1.2V pro napájení jádra obvodu FPGA. 261 +1.2V pro napájení jádra obvodu FPGA.
256 </p> 262 </p>
257   263  
258 <h3> Konfigurace obvodu FPGA </h3> 264 <h3> Konfigurace obvodu FPGA </h3>
259   265  
260 <p> 266 <p>
261 Po zapnutí napájení je obvod FPGA potřeba naplnit obsahem, tedy 267 Po zapnutí napájení je obvod FPGA potřeba naplnit obsahem, tedy
262 definovat, jak bude uvnitř zapojen. Toto vnitřní zapojení se nahrává do 268 definovat, jak bude uvnitř zapojen. Toto vnitřní zapojení se nahrává do
263 vnitřní konfigurační paměti RAM a lze to udělat několika způsoby: 269 vnitřní konfigurační paměti RAM a lze to udělat několika způsoby:
264 </p> 270 </p>
265   271  
266 <ul> 272 <ul>
267 <li> Prostřednictvím JTAG rozhraní přímo z&nbsp;návrhového systému </li> 273 <li> Prostřednictvím JTAG rozhraní přímo z&nbsp;návrhového systému </li>
268 <li> Z&nbsp;interní paměti obvodu FPGA </li> 274 <li> Z&nbsp;interní paměti obvodu FPGA </li>
269 <li> Z&nbsp;vnější SPI paměti FLASH (obvod U5/U6/U7 nebo U8) – volitelná možnost </li> 275 <li> Z&nbsp;vnější SPI paměti FLASH (obvod U5/U6/U7 nebo U8) – volitelná možnost </li>
270 <li> Z&nbsp;nadřazeného procesoru (paralelně nebo sériově) – zde se tento způsob neužívá </li> 276 <li> Z&nbsp;nadřazeného procesoru (paralelně nebo sériově) – zde se tento způsob neužívá </li>
271 </ul> 277 </ul>
272   278  
273 <p> 279 <p>
274 Při úspěšném nahrání konfigurace obvodu FPGA se rozsvítí LED D8 280 Při úspěšném nahrání konfigurace obvodu FPGA se rozsvítí LED D8
275 s&nbsp;nápisem DONE. Při vypnutí napájení se samozřejmě obsah vnitřní 281 s&nbsp;nápisem DONE. Při vypnutí napájení se samozřejmě obsah vnitřní
276 konfigurační paměti RAM ztratí. 282 konfigurační paměti RAM ztratí.
277 </p> 283 </p>
278   284  
279 <p> 285 <p>
280 Pro JTAG programování slouží konektor J3, který je zapojen obvyklým 286 Pro JTAG programování slouží konektor J3, který je zapojen obvyklým
281 způsobem (jako například na programátoru XILINX Parallel Cable III). 287 způsobem (jako například na programátoru XILINX Parallel Cable III).
282 Jeho prostřednictví lze nahrát obsah do konfigurační paměti RAM obvodu 288 Jeho prostřednictví lze nahrát obsah do konfigurační paměti RAM obvodu
283 FPGA, naprogramovat vnitřní paměť FLASH obvodu FPGA (jen obvod AN), 289 FPGA, naprogramovat vnitřní paměť FLASH obvodu FPGA (jen obvod AN),
284 nebo provádět další činnosti, které tento port umožňuje (pokud 290 nebo provádět další činnosti, které tento port umožňuje (pokud
285 k&nbsp;tomu máte příslušné nástroje). JTAG rozhraní lze použít vždy. 291 k&nbsp;tomu máte příslušné nástroje). JTAG rozhraní lze použít vždy.
286 </p> 292 </p>
287   293  
288 <p> 294 <p>
289 <img width="240" height="176" 295 <img width="240" height="176"
290 src="S3AN01B_HW_Reference.cs_soubory/image003.png" 296 src="S3AN01B_HW_Reference.cs_soubory/image003.png"
291 alt="JTAG programovací konektor"> 297 alt="JTAG programovací konektor">
292 </p> 298 </p>
293   299  
294 <p> 300 <p>
295 Další způsoby načítání konfigurace se volí prostřednictvím signálů M0 301 Další způsoby načítání konfigurace se volí prostřednictvím signálů M0
296 M1 a M2 dle tabulky na schématu. Pro defaultní způsob konfigurace 302 M1 a M2 dle tabulky na schématu. Pro defaultní způsob konfigurace
297 z&nbsp;interní FLASH paměti FPGA musí být zkratován signál M0 na zem 303 z&nbsp;interní FLASH paměti FPGA musí být zkratován signál M0 na zem
298 prostřednictvím propojky mezi vývody J4.1 a J4.2. V&nbsp;takovém 304 prostřednictvím propojky mezi vývody J4.1 a J4.2. V&nbsp;takovém
299 případě, pokud je nahraný platný obsah interní FLASH paměti obvodu FPGA 305 případě, pokud je nahraný platný obsah interní FLASH paměti obvodu FPGA
300 dojde k&nbsp;automatické konfiguraci součástky při každém zapnutí 306 dojde k&nbsp;automatické konfiguraci součástky při každém zapnutí
301 napájení (konfigurace trvá řádově milisekundy). 307 napájení (konfigurace trvá řádově milisekundy).
302 </p> 308 </p>
303   309  
304 <p> 310 <p>
305 <img width="250" height="260" 311 <img width="250" height="260"
306 src="S3AN01B_HW_Reference.cs_soubory/image004.png" 312 src="S3AN01B_HW_Reference.cs_soubory/image004.png"
307 alt="Konfigurace (mode)"> 313 alt="Konfigurace (mode)">
308 <img width="258" height="230" 314 <img width="258" height="230"
309 src="S3AN01B_HW_Reference.cs_soubory/image005.png" 315 src="S3AN01B_HW_Reference.cs_soubory/image005.png"
310 alt="Konfigurace (SPI režim)"> 316 alt="Konfigurace (SPI režim)">
311 </p> 317 </p>
312   318  
313 <p> 319 <p>
314 Při načítání konfigurace z&nbsp;vnější SPI paměti FLASH je třeba podle 320 Při načítání konfigurace z&nbsp;vnější SPI paměti FLASH je třeba podle
315 použitého typu paměti nastavit propojky na konektoru J5 aby se použil 321 použitého typu paměti nastavit propojky na konektoru J5 aby se použil
316 správný příkaz pro čtení dat. Externí paměť SPI osazujeme samozřejmě 322 správný příkaz pro čtení dat. Externí paměť SPI osazujeme samozřejmě
317 jen jednu podle zapojení osazované paměti a velikosti jejího pouzdra. 323 jen jednu podle zapojení osazované paměti a velikosti jejího pouzdra.
318 Tuto možnost využijeme zejména pokud osadíme obvod Spartan3A (nemá 324 Tuto možnost využijeme zejména pokud osadíme obvod Spartan3A (nemá
319 interní FLASH paměť) místo obvodu Spartan3AN (má interní FLASH paměť). 325 interní FLASH paměť) místo obvodu Spartan3AN (má interní FLASH paměť).
320 </p> 326 </p>
321   327  
322 <p> 328 <p>
323 V&nbsp;případě potřeby lze konfigurovat obvod FPGA i z&nbsp;nadřazeného 329 V&nbsp;případě potřeby lze konfigurovat obvod FPGA i z&nbsp;nadřazeného
324 systému, ale jen v&nbsp;režimu sériového přenosu (režim slave serial). 330 systému, ale jen v&nbsp;režimu sériového přenosu (režim slave serial).
325 K&nbsp;tomu slouží konektory J33 až J38. 331 K&nbsp;tomu slouží konektory J33 až J38.
326 </p> 332 </p>
327   333  
328 <h3> Oscilátor </h3> 334 <h3> Oscilátor </h3>
329 335
330 <p> 336 <p>
331 Jako zdroj hodinového signálu je na desce osazen obvod U4, oscilátor 337 Jako zdroj hodinového signálu je na desce osazen obvod U4, oscilátor
332 s&nbsp;kmitočtem 100MHz. Pokud potřebuje aplikace jiný kmitočet, lze 338 s&nbsp;kmitočtem 100MHz. Pokud potřebuje aplikace jiný kmitočet, lze
333 osadit oscilátor s&nbsp;odlišným kmitočtem, nebo využít vnitřních 339 osadit oscilátor s&nbsp;odlišným kmitočtem, nebo využít vnitřních
334 programovatelných obvodů (blok DCM) pro generování potřebného kmitočtu. 340 programovatelných obvodů (blok DCM) pro generování potřebného kmitočtu.
335 Vnitřními obvody lze generovat kmitočty odvozené od externích hodin 341 Vnitřními obvody lze generovat kmitočty odvozené od externích hodin
336 v&nbsp;dosti širokém rozmezí. 342 v&nbsp;dosti širokém rozmezí.
337 </p> 343 </p>
338   344  
339 <h3> Řada LED indikátorů </h3> 345 <h3> Řada LED indikátorů </h3>
340   346  
341 <p> 347 <p>
342 Asi první školní aplikací je blikání LED indikátory. Proto tu je 348 Asi první školní aplikací je blikání LED indikátory. Proto tu je
343 osazeno 8 LED diod s&nbsp;příslušnými rezistory. Výstupy jsou dále 349 osazeno 8 LED diod s&nbsp;příslušnými rezistory. Výstupy jsou dále
344 vyvedeny na konektor J26. 350 vyvedeny na konektor J26.
345 </p> 351 </p>
346   352  
347 <p> 353 <p>
348 <img width="640" height="306" 354 <img width="640" height="306"
349 src="S3AN01B_HW_Reference.cs_soubory/image006.png" 355 src="S3AN01B_HW_Reference.cs_soubory/image006.png"
350 alt="Schéma LED indikátorů"> 356 alt="Schéma LED indikátorů">
351 </p> 357 </p>
352   358  
353 <h3> Display LED </h3> 359 <h3> Display LED </h3>
354   360  
355 <p> 361 <p>
356 Pro sofistikovanější výpisy je zde umístěn osmimístný LED displej, 362 Pro sofistikovanější výpisy je zde umístěn osmimístný LED displej,
357 který je zapojený v&nbsp;multiplexním režimu, abychom nespotřebovali 363 který je zapojený v&nbsp;multiplexním režimu, abychom nespotřebovali
358 zbytečně mnoho vývodů. 364 zbytečně mnoho vývodů.
359 </p> 365 </p>
360   366  
361 <p> 367 <p>
362 <img width="714" height="368" 368 <img width="714" height="368"
363 src="S3AN01B_HW_Reference.cs_soubory/image007.png" 369 src="S3AN01B_HW_Reference.cs_soubory/image007.png"
364 alt="Schéma LED displeje"> 370 alt="Schéma LED displeje">
365 </p> 371 </p>
366   372  
367 <h3> Vstupní tlačítka a přepínače </h3> 373 <h3> Vstupní tlačítka a přepínače </h3>
368   374  
369 <p> 375 <p>
370 Pro jednoduché vstupy jsou na desce umístěna 4 tlačítka a jeden 376 Pro jednoduché vstupy jsou na desce umístěna 4 tlačítka a jeden
371 osminásobný DIP přepínač. Vstupy jsou dále opatřeny hřebínky pro další 377 osminásobný DIP přepínač. Vstupy jsou dále opatřeny hřebínky pro další
372 využití vývodů. Protože se jedná o školní desku, jsou zde osazeny 378 využití vývodů. Protože se jedná o školní desku, jsou zde osazeny
373 ochranné sériové rezistory. Použití tlačítek a přepínačů předpokládá, 379 ochranné sériové rezistory. Použití tlačítek a přepínačů předpokládá,
374 že jsou vstupy nakonfigurovány s pull-down odpory. 380 že jsou vstupy nakonfigurovány s pull-down odpory.
375 </p> 381 </p>
376   382  
377 <p> 383 <p>
378 <img width="359" height="216" 384 <img width="359" height="216"
379 src="S3AN01B_HW_Reference.cs_soubory/image008.png" 385 src="S3AN01B_HW_Reference.cs_soubory/image008.png"
380 alt="Schéma tlačítek"> 386 alt="Schéma tlačítek">
381 <img width="366" height="406" 387 <img width="366" height="406"
382 src="S3AN01B_HW_Reference.cs_soubory/image009.png" 388 src="S3AN01B_HW_Reference.cs_soubory/image009.png"
383 alt="Schéma DIP přepínačů"> 389 alt="Schéma DIP přepínačů">
384 </p> 390 </p>
385   391  
386 <h3> Rozhraní PS/2 a I²C </h3> 392 <h3> Rozhraní PS/2 a I²C </h3>
387   393  
388 <p> 394 <p>
389 Deska je osazena dvěma porty PS/2 a jedním portem I²C. 395 Deska je osazena dvěma porty PS/2 a jedním portem I²C.
390 </p> 396 </p>
391   397  
392 <p> 398 <p>
393 Rozhraní PS/2 se používá pro připojení klávesnice a/nebo myši. Obě tyto 399 Rozhraní PS/2 se používá pro připojení klávesnice a/nebo myši. Obě tyto
394 periferie se liší pouze protokolem. Rozhraní I²C je určeno pro 400 periferie se liší pouze protokolem. Rozhraní I²C je určeno pro
395 připojení periferií pro toto rozhraní. 401 připojení periferií pro toto rozhraní.
396 </p> 402 </p>
397   403  
398 <p> 404 <p>
399 Obě rozhraní jsou po hardwarové stránce triviální, neboť se jedná vždy 405 Obě rozhraní jsou po hardwarové stránce triviální, neboť se jedná vždy
400 o dva vodiče (hodiny a data) buzené výstupy s&nbsp;otevřeným 406 o dva vodiče (hodiny a data) buzené výstupy s&nbsp;otevřeným
401 kolektorem. Komunikace je obousměrná. Protože signalizační napětí 407 kolektorem. Komunikace je obousměrná. Protože signalizační napětí
402 těchto rozhraní může být větší, než je +3.3V, je zde osazen omezovací 408 těchto rozhraní může být větší, než je +3.3V, je zde osazen omezovací
403 obvod s&nbsp;tranzistorem FET, který zajistí, že napětí na vstupu FPGA 409 obvod s&nbsp;tranzistorem FET, který zajistí, že napětí na vstupu FPGA
404 nikdy nepřekročí napájecí napětí. 410 nikdy nepřekročí napájecí napětí.
405 </p> 411 </p>
406   412  
407 <p> 413 <p>
408 <img width="334" height="296" 414 <img width="334" height="296"
409 src="S3AN01B_HW_Reference.cs_soubory/image010.png" 415 src="S3AN01B_HW_Reference.cs_soubory/image010.png"
410 alt="Schéma ochrannýcj obvodů pro PS/2 port"> 416 alt="Schéma ochrannýcj obvodů pro PS/2 port">
411 <img width="318" height="296" 417 <img width="318" height="296"
412 src="S3AN01B_HW_Reference.cs_soubory/image011.png" 418 src="S3AN01B_HW_Reference.cs_soubory/image011.png"
413 alt="Schéma ochranných obvodů pro I2C port"> 419 alt="Schéma ochranných obvodů pro I2C port">
414 </p> 420 </p>
415   421  
416 <h3> VGA port </h3> 422 <h3> VGA port </h3>
417   423  
418 <p> 424 <p>
419 Pro připojení VGA monitoru k&nbsp;desce je zde realizováno triviální 425 Pro připojení VGA monitoru k&nbsp;desce je zde realizováno triviální
420 VGA rozhraní. Využívá se jen 4 úrovní (2 bity) pro každou základní 426 VGA rozhraní. Využívá se jen 4 úrovní (2 bity) pro každou základní
421 barvu (tedy celkem 64 barev). Převod na analogové úrovně je realizován 427 barvu (tedy celkem 64 barev). Převod na analogové úrovně je realizován
422 pomocí rezistorové sítě. Deska je osazena standardním VGA konektorem 428 pomocí rezistorové sítě. Deska je osazena standardním VGA konektorem
423 DB15. 429 DB15.
424 </p> 430 </p>
425   431  
426 <p> 432 <p>
427 <img width="348" height="516" 433 <img width="348" height="516"
428 src="S3AN01B_HW_Reference.cs_soubory/image012.png" 434 src="S3AN01B_HW_Reference.cs_soubory/image012.png"
429 alt="Schéma VGA portu"> 435 alt="Schéma VGA portu">
430 </p> 436 </p>
431   437  
432 <h3> Diferenciální signály </h3> 438 <h3> Diferenciální signály </h3>
433   439  
434 <p> 440 <p>
435 Protože obvod FPGA řady Spartan3A/3AN podporuje diferenciální signály, 441 Protože obvod FPGA řady Spartan3A/3AN podporuje diferenciální signály,
436 je několik těchto signálů vyvedeno na konektor. Hledal jsem vhodný 442 je několik těchto signálů vyvedeno na konektor. Hledal jsem vhodný
437 konektor a na konec jsem použil konektor SATA, protože jej lze snadno 443 konektor a na konec jsem použil konektor SATA, protože jej lze snadno
438 získat ze šrotu. Standardně se tyto konektory neosazují. Signály 444 získat ze šrotu. Standardně se tyto konektory neosazují. Signály
439 z&nbsp;těchto konektorů jsou připojeny na vývody obvodu FPGA, které 445 z&nbsp;těchto konektorů jsou připojeny na vývody obvodu FPGA, které
440 mohou sloužit i jako hodinové vstupy. 446 mohou sloužit i jako hodinové vstupy.
441 </p> 447 </p>
442   448  
443 <p> 449 <p>
444 <img width="332" height="196" 450 <img width="332" height="196"
445 src="S3AN01B_HW_Reference.cs_soubory/image013.png" 451 src="S3AN01B_HW_Reference.cs_soubory/image013.png"
446 alt="Konektory pro diferenciální signály"> 452 alt="Konektory pro diferenciální signály">
447 <img width="158" height="110" 453 <img width="158" height="110"
448 src="S3AN01B_HW_Reference.cs_soubory/image014.png" 454 src="S3AN01B_HW_Reference.cs_soubory/image014.png"
449 alt="Hřebínek pro diferenciální signály"> 455 alt="Hřebínek pro diferenciální signály">
450 </p> 456 </p>
451   457  
452 <p> 458 <p>
453 Další diferenciální signály jsou vyvedeny na hřebínek J7 k&nbsp;volnému 459 Další diferenciální signály jsou vyvedeny na hřebínek J7 k&nbsp;volnému
454 použití. 460 použití.
455 </p> 461 </p>
456   462  
457 <p> 463 <p>
458 Protože jsou pro diferenciální signály využity banky 0 a 2, mohou být 464 Protože jsou pro diferenciální signály využity banky 0 a 2, mohou být
459 použity jako vstupní i výstupní. Banky 1 a 3 mají naproti tomu silnější 465 použity jako vstupní i výstupní. Banky 1 a 3 mají naproti tomu silnější
460 výstupní budiče ale nepodporují diferenciální výstupy. Něco za něco. 466 výstupní budiče ale nepodporují diferenciální výstupy. Něco za něco.
461 </p> 467 </p>
462   468  
463 <h3> 5V tolerantní vstupy </h3> 469 <h3> 5V tolerantní vstupy </h3>
464   470  
465 <p> 471 <p>
466 Protože obvod FPGA samotný (stejně jako všechny novější a rychlejší 472 Protože obvod FPGA samotný (stejně jako všechny novější a rychlejší
467 obvody) nesnese na svých vstupech 5V signály, použili jsme na desce 473 obvody) nesnese na svých vstupech 5V signály, použili jsme na desce
468 vstupní budiče SN74LVC16244, které poskytují 2x16 vstupů. Jsou to 474 vstupní budiče SN74LVC16244, které poskytují 2x16 vstupů. Jsou to
469 obvody U11 a U12 a prvních 22 signálů je připojeno rovnou na vstupy 475 obvody U11 a U12 a prvních 22 signálů je připojeno rovnou na vstupy
470 FPGA (zbývajících 10 signálů je vyvedeno na hřebínky). Kdo nepotřebuje 476 FPGA (zbývajících 10 signálů je vyvedeno na hřebínky). Kdo nepotřebuje
471 5V tolerantní vstupy, nemusí tyto obvody vůbec osazovat. 477 5V tolerantní vstupy, nemusí tyto obvody vůbec osazovat.
472 </p> 478 </p>
473   479  
474 <p> 480 <p>
475 Vstupní budiče je možné po čtveřicích (nibble) aktivovat propojkami J13 481 Vstupní budiče je možné po čtveřicích (nibble) aktivovat propojkami J13
476 až J20. Zkratovací propojka povoluje příslušnou čtveřici budičů 482 až J20. Zkratovací propojka povoluje příslušnou čtveřici budičů
477 (otevírá třístavový výstup obvodu SN74LVC16244). 483 (otevírá třístavový výstup obvodu SN74LVC16244).
478 </p> 484 </p>
479   485  
480 <p> 486 <p>
481 <i>Použité budiče nemají na vstupu ochranné diody do 487 <i>Použité budiče nemají na vstupu ochranné diody do
482 plusu! Nesmějí se tedy budit signály většími než 5V a to ani přes velký 488 plusu! Nesmějí se tedy budit signály většími než 5V a to ani přes velký
483 sériová rezistor.</i> 489 sériová rezistor.</i>
484 </p> 490 </p>
485   491  
486 <p> 492 <p>
487 Aby byla definována logická úroveň na vstupu budičů, jsou na všech 493 Aby byla definována logická úroveň na vstupu budičů, jsou na všech
488 vstupech rezistory 100KΩ do země. 494 vstupech rezistory 100KΩ do země.
489 </p> 495 </p>
490   496  
491 <p> 497 <p>
492 <img width="642" height="690" 498 <img width="642" height="690"
493 src="S3AN01B_HW_Reference.cs_soubory/image015.png" 499 src="S3AN01B_HW_Reference.cs_soubory/image015.png"
494 alt="Schéma převodníku 5V signálů - první část"> 500 alt="Schéma převodníku 5V signálů - první část">
495 </p> 501 </p>
496   502  
497 <p> 503 <p>
498 <img width="642" height="672" 504 <img width="642" height="672"
499 src="S3AN01B_HW_Reference.cs_soubory/image016.png" 505 src="S3AN01B_HW_Reference.cs_soubory/image016.png"
500 alt="Schéma převodníku 5V signálů - druhá část"> 506 alt="Schéma převodníku 5V signálů - druhá část">
501 </p> 507 </p>
502   508  
503 <h3> Analogové obvody </h3> 509 <h3> Analogové obvody </h3>
504   510  
505 <p> 511 <p>
506 Pro pokusy s&nbsp;analogovými obvody je na desce osazen zesilovač 512 Pro pokusy s&nbsp;analogovými obvody je na desce osazen zesilovač
507 s&nbsp;dolní propustí a komparátor. Lze tak realizovat jednoduchý D/A i 513 s&nbsp;dolní propustí a komparátor. Lze tak realizovat jednoduchý D/A i
508 A/D převodník. Viz aplikační poznámky XILINX XAPP154 a XAPP155. Nicméně 514 A/D převodník. Viz aplikační poznámky XILINX XAPP154 a XAPP155. Nicméně
509 neočekávejte zázraky, poctivý převodník tím nenhradíte. 515 neočekávejte zázraky, poctivý převodník tím nenhradíte.
510 </p> 516 </p>
511   517  
512 <p> 518 <p>
513 <img width="669" height="279" 519 <img width="669" height="279"
514 src="S3AN01B_HW_Reference.cs_soubory/image017.png" 520 src="S3AN01B_HW_Reference.cs_soubory/image017.png"
515 alt="Schéma A/D a D/A analogových obvodů"> 521 alt="Schéma A/D a D/A analogových obvodů">
516 </p> 522 </p>
517   523  
518 <h2> Mechanická konstrukce </h2> 524 <h2> Mechanická konstrukce </h2>
519   525  
520 <p> 526 <p>
521 Vývojová deska má standardní rozměry a upevňovací šrouby v&nbsp;rozích 527 Vývojová deska má standardní rozměry a upevňovací šrouby v&nbsp;rozích
522 jako ostatní desky stavebnice MLAB. 528 jako ostatní desky stavebnice MLAB.
523 </p> 529 </p>
524   530  
525 <h1> Osazení a oživení </h1> 531 <h1> Osazení a oživení </h1>
526   532  
527 <h2> Osazení </h2> 533 <h2> Osazení </h2>
528   534  
529 <p> 535 <p>
530 Pro osazování je vhodné použít mikropáječku a postupovat obezřetně 536 Pro osazování je vhodné použít mikropáječku a postupovat obezřetně
531 z&nbsp;hlediska elektrostatického náboje. Dále je potřeba jemná pinzeta 537 z&nbsp;hlediska elektrostatického náboje. Dále je potřeba jemná pinzeta
532 a další obvyklé nářadí. 538 a další obvyklé nářadí.
533 </p> 539 </p>
534   540  
535 <p> 541 <p>
536 Při osazování je vhodné nejprve osadit obvody napájecích zdrojů U2 a U3 542 Při osazování je vhodné nejprve osadit obvody napájecích zdrojů U2 a U3
537 a SMD součástky okolo nich. Poté je vhodné připojit +5V na vstup a 543 a SMD součástky okolo nich. Poté je vhodné připojit +5V na vstup a
538 zkontrolovat výstupní napětí +3.3V a +1.2V dokud nemáme osazeny další 544 zkontrolovat výstupní napětí +3.3V a +1.2V dokud nemáme osazeny další
539 obvody. 545 obvody.
540 </p> 546 </p>
541   547  
542 <p> 548 <p>
543 Poté osadíme obvod FPGA U1 a obvody budičů U11 a U12. Tyto obvody 549 Poté osadíme obvod FPGA U1 a obvody budičů U11 a U12. Tyto obvody
544 osazujeme s&nbsp;velkou pečlivostí, protože mají hodně vývodů 550 osazujeme s&nbsp;velkou pečlivostí, protože mají hodně vývodů
545 s&nbsp;malou roztečí. Používáme minimální množství pájky a vhodné 551 s&nbsp;malou roztečí. Používáme minimální množství pájky a vhodné
546 pastovité tavidlo. Obvod vždy nejprve připájíme za 2 protilehlé nožičky 552 pastovité tavidlo. Obvod vždy nejprve připájíme za 2 protilehlé nožičky
547 a teprve poté, co se ujistíme, že jsou obvody umístěny na všech 553 a teprve poté, co se ujistíme, že jsou obvody umístěny na všech
548 stranách správně postupně zapájíme všechny vývody. Po osazení 554 stranách správně postupně zapájíme všechny vývody. Po osazení
549 zkontrolujeme pod lupou kvalitu pájení a zda nejsou zkraty mezi vývody. 555 zkontrolujeme pod lupou kvalitu pájení a zda nejsou zkraty mezi vývody.
550 </p> 556 </p>
551   557  
552 <p> 558 <p>
553 Pak osadíme zbývající SMD součástky podle schématu a osazovacího plánu. 559 Pak osadíme zbývající SMD součástky podle schématu a osazovacího plánu.
554 Pak následují klasické součástky. Začínáme LED displejem, všemi 560 Pak následují klasické součástky. Začínáme LED displejem, všemi
555 hřebínky a nakonec konektory pro PS/2 a VGA port. 561 hřebínky a nakonec konektory pro PS/2 a VGA port.
556 </p> 562 </p>
557   563  
558 <p> 564 <p>
559 Na závěr desku opticky zkontrolujeme (orientace součástek, zkraty, 565 Na závěr desku opticky zkontrolujeme (orientace součástek, zkraty,
560 zapomenuté spoje a podobně) a přišroubujeme rohové šrouby se sloupky. 566 zapomenuté spoje a podobně) a přišroubujeme rohové šrouby se sloupky.
561 Poslední operací je umytí zbytků tavidla, vysušení a finální optická 567 Poslední operací je umytí zbytků tavidla, vysušení a finální optická
562 kontrola. 568 kontrola.
563 </p> 569 </p>
564   570  
565 <h3> Osazovací plán, horní strana </h3> 571 <h3> Osazovací plán, horní strana </h3>
566   572  
567 <p> 573 <p>
568 <img width="676" height="737" 574 <img width="676" height="737"
569 src="S3AN01B_HW_Reference.cs_soubory/image018.jpg" 575 src="S3AN01B_HW_Reference.cs_soubory/image018.jpg"
570 alt="Osazení - strana součástek"> 576 alt="Osazení - strana součástek">
571 </p> 577 </p>
572   578  
573 <h3> Osazovací plán, spodní strana </h3> 579 <h3> Osazovací plán, spodní strana </h3>
574   580  
575 <p> 581 <p>
576 <img width="677" height="737" 582 <img width="677" height="737"
577 src="S3AN01B_HW_Reference.cs_soubory/image019.jpg" 583 src="S3AN01B_HW_Reference.cs_soubory/image019.jpg"
578 alt="Osazení - strana spojů"> 584 alt="Osazení - strana spojů">
579 </p> 585 </p>
580   586  
581 <h3> Seznam součástek </h3> 587 <h3> Seznam součástek </h3>
582   588  
583 <table class="Soupiska"> 589 <table class="Soupiska">
584 <tr> 590 <tr>
585 <th> Počet </th> 591 <th> Počet </th>
586 <th> Reference </th> 592 <th> Reference </th>
587 <th> Hodnota </th> 593 <th> Hodnota </th>
588 <th> Pouzdro </th> 594 <th> Pouzdro </th>
589 <th> Poznámka </th> 595 <th> Poznámka </th>
590 </tr> 596 </tr>
591 <tr> 597 <tr>
592 <th colspan="5"> Rezistory </th> 598 <th colspan="5"> Rezistory </th>
593 </tr> 599 </tr>
594 <tr> 600 <tr>
595 <td> 1 </td> 601 <td> 1 </td>
596 <td> R28 </td> 602 <td> R28 </td>
597 <td> 0R </td> 603 <td> 0R </td>
598 <td> &nbsp; </td> 604 <td> &nbsp; </td>
599 <td> &nbsp; </td> 605 <td> &nbsp; </td>
600 </tr> 606 </tr>
601 <tr> 607 <tr>
602 <td> 20 </td> 608 <td> 20 </td>
603 <td> R1-R10, R66, R67, R81-R88 </td> 609 <td> R1-R10, R66, R67, R81-R88 </td>
604 <td> 100 </td> 610 <td> 100 </td>
605 <td> R0805 </td> 611 <td> R0805 </td>
606 <td> &nbsp; </td> 612 <td> &nbsp; </td>
607 </tr> 613 </tr>
608 <tr> 614 <tr>
609 <td> 3 </td> 615 <td> 3 </td>
610 <td> R59, R62, R65 </td> 616 <td> R59, R62, R65 </td>
611 <td> 120 </td> 617 <td> 120 </td>
612 <td> R0805 </td> 618 <td> R0805 </td>
613 <td> &nbsp; </td> 619 <td> &nbsp; </td>
614 </tr> 620 </tr>
615 <tr> 621 <tr>
616 <td> 3 </td> 622 <td> 3 </td>
617 <td> R58, R61, R64 </td> 623 <td> R58, R61, R64 </td>
618 <td> 270 </td> 624 <td> 270 </td>
619 <td> R0805 </td> 625 <td> R0805 </td>
620 <td> &nbsp; </td> 626 <td> &nbsp; </td>
621 </tr> 627 </tr>
622 <tr> 628 <tr>
623 <td> 22 </td> 629 <td> 22 </td>
624 <td> R12, R14, R29, R30-R40, R49-R56 </td> 630 <td> R12, R14, R29, R30-R40, R49-R56 </td>
625 <td> 390 </td> 631 <td> 390 </td>
626 <td> R0805 </td> 632 <td> R0805 </td>
627 <td> &nbsp; </td> 633 <td> &nbsp; </td>
628 </tr> 634 </tr>
629 <tr> 635 <tr>
630 <td> 3 </td> 636 <td> 3 </td>
631 <td> R57, R60, R63 </td> 637 <td> R57, R60, R63 </td>
632 <td> 510 </td> 638 <td> 510 </td>
633 <td> R0805 </td> 639 <td> R0805 </td>
634 <td> &nbsp; </td> 640 <td> &nbsp; </td>
635 </tr> 641 </tr>
636 <tr> 642 <tr>
637 <td> 9 </td> 643 <td> 9 </td>
638 <td> R11, R41-R48 </td> 644 <td> R11, R41-R48 </td>
639 <td> 820 </td> 645 <td> 820 </td>
640 <td> R0805 </td> 646 <td> R0805 </td>
641 <td> &nbsp; </td> 647 <td> &nbsp; </td>
642 </tr> 648 </tr>
643 <tr> 649 <tr>
644 <td> 1 </td> 650 <td> 1 </td>
645 <td> R80 </td> 651 <td> R80 </td>
646 <td> 1k2 </td> 652 <td> 1k2 </td>
647 <td> R0805 </td> 653 <td> R0805 </td>
648 <td> &nbsp; </td> 654 <td> &nbsp; </td>
649 </tr> 655 </tr>
650 <tr> 656 <tr>
651 <td> 4 </td> 657 <td> 4 </td>
652 <td> R16, R17, R18, R19 </td> 658 <td> R16, R17, R18, R19 </td>
653 <td> 3k3 </td> 659 <td> 3k3 </td>
654 <td> R0805 </td> 660 <td> R0805 </td>
655 <td> &nbsp; </td> 661 <td> &nbsp; </td>
656 </tr> 662 </tr>
657 <tr> 663 <tr>
658 <td> 21 </td> 664 <td> 21 </td>
659 <td> R13, R15, R20-R27, R68, R70, R72-R79, R89 </td> 665 <td> R13, R15, R20-R27, R68, R70, R72-R79, R89 </td>
660 <td> 4k7 </td> 666 <td> 4k7 </td>
661 <td> R0805 </td> 667 <td> R0805 </td>
662 <td> &nbsp; </td> 668 <td> &nbsp; </td>
663 </tr> 669 </tr>
664 <tr> 670 <tr>
665 <td> 2 </td> 671 <td> 2 </td>
666 <td> R69, R71 </td> 672 <td> R69, R71 </td>
667 <td> #4k7 </td> 673 <td> #4k7 </td>
668 <td> R0805 </td> 674 <td> R0805 </td>
669 <td> Neosazuje se </td> 675 <td> Neosazuje se </td>
670 </tr> 676 </tr>
671 <tr> 677 <tr>
672 <td> 32 </td> 678 <td> 32 </td>
673 <td> R100-R131 </td> 679 <td> R100-R131 </td>
674 <td> 100k </td> 680 <td> 100k </td>
675 <td> R0603 </td> 681 <td> R0603 </td>
676 <td> &nbsp; </td> 682 <td> &nbsp; </td>
677 </tr> 683 </tr>
678 <tr> 684 <tr>
679 <th colspan="5"> Kondenzátory keramické </th> 685 <th colspan="5"> Kondenzátory keramické </th>
680 </tr> 686 </tr>
681 <tr> 687 <tr>
682 <td> 3 </td> 688 <td> 3 </td>
683 <td> C20-C22 </td> 689 <td> C20-C22 </td>
684 <td> 4n7 </td> 690 <td> 4n7 </td>
685 <td> C0805 </td> 691 <td> C0805 </td>
686 <td> &nbsp; </td> 692 <td> &nbsp; </td>
687 </tr> 693 </tr>
688 <tr> 694 <tr>
689 <td> 1 </td> 695 <td> 1 </td>
690 <td> C34 </td> 696 <td> C34 </td>
691 <td> 10nF </td> 697 <td> 10nF </td>
692 <td> C0805 </td> 698 <td> C0805 </td>
693 <td> &nbsp; </td> 699 <td> &nbsp; </td>
694 </tr> 700 </tr>
695 <tr> 701 <tr>
696 <td> 27 </td> 702 <td> 27 </td>
697 <td> C4-C19, C23-C33 </td> 703 <td> C4-C19, C23-C33 </td>
698 <td> 100nF </td> 704 <td> 100nF </td>
699 <td> C0805 </td> 705 <td> C0805 </td>
700 <td> &nbsp; </td> 706 <td> &nbsp; </td>
701 </tr> 707 </tr>
702 <tr> 708 <tr>
703 <th colspan="5"> Kondenzátory tantalové </th> 709 <th colspan="5"> Kondenzátory tantalové </th>
704 </tr> 710 </tr>
705 <tr> 711 <tr>
706 <td> 3 </td> 712 <td> 3 </td>
707 <td> C1, C2, C3 </td> 713 <td> C1, C2, C3 </td>
708 <td> 22uF/6.3V </td> 714 <td> 22uF/6.3V </td>
709 <td> ELYTB </td> 715 <td> ELYTB </td>
710 <td> &nbsp; </td> 716 <td> &nbsp; </td>
711 </tr> 717 </tr>
712 <tr> 718 <tr>
713 <th colspan="5"> Diody </th> 719 <th colspan="5"> Diody </th>
714 </tr> 720 </tr>
715 <tr> 721 <tr>
716 <td> 1 </td> 722 <td> 1 </td>
717 <td> D9 </td> 723 <td> D9 </td>
718 <td> 1N5820 </td> 724 <td> 1N5820 </td>
719 <td> DO201 </td> 725 <td> DO201 </td>
720 <td> &nbsp; </td> 726 <td> &nbsp; </td>
721 </tr> 727 </tr>
722 <tr> 728 <tr>
723 <th colspan="5"> Diody LED a displeje LED </th> 729 <th colspan="5"> Diody LED a displeje LED </th>
724 </tr> 730 </tr>
725 <tr> 731 <tr>
726 <td> 10 </td> 732 <td> 10 </td>
727 <td> D0-D8, D10 </td> 733 <td> D0-D8, D10 </td>
728 <td> LED3mm_RED </td> 734 <td> LED3mm_RED </td>
729 <td> LED3 </td> 735 <td> LED3 </td>
730 <td> &nbsp; </td> 736 <td> &nbsp; </td>
731 </tr> 737 </tr>
732 <tr> 738 <tr>
733 <td> 2 </td> 739 <td> 2 </td>
734 <td> LD0, LD1 </td> 740 <td> LD0, LD1 </td>
735 <td> FT-M514RD </td> 741 <td> FT-M514RD </td>
736 <td> 4LED7_12PIN_14_2 </td> 742 <td> 4LED7_12PIN_14_2 </td>
737 <td> &nbsp; </td> 743 <td> &nbsp; </td>
738 </tr> 744 </tr>
739 <tr> 745 <tr>
740 <th colspan="5"> Tranzistory </th> 746 <th colspan="5"> Tranzistory </th>
741 </tr> 747 </tr>
742 <tr> 748 <tr>
743 <td> 8 </td> 749 <td> 8 </td>
744 <td> Q0-Q7 </td> 750 <td> Q0-Q7 </td>
745 <td> BC856 </td> 751 <td> BC856 </td>
746 <td> SOT23 </td> 752 <td> SOT23 </td>
747 <td> &nbsp; </td> 753 <td> &nbsp; </td>
748 </tr> 754 </tr>
749 <tr> 755 <tr>
750 <td> 6 </td> 756 <td> 6 </td>
751 <td> Q8-Q13 </td> 757 <td> Q8-Q13 </td>
752 <td> BS170SMD </td> 758 <td> BS170SMD </td>
753 <td> SOT23 </td> 759 <td> SOT23 </td>
754 <td> &nbsp; </td> 760 <td> &nbsp; </td>
755 </tr> 761 </tr>
756 <tr> 762 <tr>
757 <th colspan="5"> Integrované obvody </th> 763 <th colspan="5"> Integrované obvody </th>
758 </tr> 764 </tr>
759 <tr> 765 <tr>
760 <td> 1 </td> 766 <td> 1 </td>
761 <td> U1 </td> 767 <td> U1 </td>
762 <td> XC3S50AN-4TQG144C </td> 768 <td> XC3S50AN-4TQG144C </td>
763 <td> TQFP144 </td> 769 <td> TQFP144 </td>
764 <td> &nbsp; </td> 770 <td> &nbsp; </td>
765 </tr> 771 </tr>
766 <tr> 772 <tr>
767 <td> 1 </td> 773 <td> 1 </td>
768 <td> U2 </td> 774 <td> U2 </td>
769 <td> AP1086K33G-13 </td> 775 <td> AP1086K33G-13 </td>
770 <td> TO263 </td> 776 <td> TO263 </td>
771 <td> &nbsp; </td> 777 <td> &nbsp; </td>
772 </tr> 778 </tr>
773 <tr> 779 <tr>
774 <td> 1 </td> 780 <td> 1 </td>
775 <td> U3 </td> 781 <td> U3 </td>
776 <td> TS1117BCP12R0 </td> 782 <td> TS1117BCP12R0 </td>
777 <td> TO252 </td> 783 <td> TO252 </td>
778 <td> &nbsp; </td> 784 <td> &nbsp; </td>
779 </tr> 785 </tr>
780 <tr> 786 <tr>
781 <td> 1 </td> 787 <td> 1 </td>
782 <td> U4 </td> 788 <td> U4 </td>
783 <td> CFPS-73-100M </td> 789 <td> CFPS-73-100M </td>
784 <td> SG8002 </td> 790 <td> SG8002 </td>
785 <td> &nbsp; </td> 791 <td> &nbsp; </td>
786 </tr> 792 </tr>
787 <tr> 793 <tr>
788 <td> 1 </td> 794 <td> 1 </td>
789 <td> U5 </td> 795 <td> U5 </td>
790 <td> AT45DB011D-SSH-B </td> 796 <td> AT45DB011D-SSH-B </td>
791 <td> SO8_150 </td> 797 <td> SO8_150 </td>
792 <td> Volitelné </td> 798 <td> Volitelné </td>
793 </tr> 799 </tr>
794 <tr> 800 <tr>
795 <td> 1 </td> 801 <td> 1 </td>
796 <td> U6 </td> 802 <td> U6 </td>
797 <td> AT45DB011D-SH-B </td> 803 <td> AT45DB011D-SH-B </td>
798 <td> SO8_210 </td> 804 <td> SO8_210 </td>
799 <td> Volitelné </td> 805 <td> Volitelné </td>
800 </tr> 806 </tr>
801 <tr> 807 <tr>
802 <td> 1 </td> 808 <td> 1 </td>
803 <td> U7 </td> 809 <td> U7 </td>
804 <td> AT25DF0xxA-SSH </td> 810 <td> AT25DF0xxA-SSH </td>
805 <td> SO8_150 </td> 811 <td> SO8_150 </td>
806 <td> Volitelné </td> 812 <td> Volitelné </td>
807 </tr> 813 </tr>
808 <tr> 814 <tr>
809 <td> 1 </td> 815 <td> 1 </td>
810 <td> U8 </td> 816 <td> U8 </td>
811 <td> SST24LF040A-33-4C-S2AE </td> 817 <td> SST24LF040A-33-4C-S2AE </td>
812 <td> SO8_210 </td> 818 <td> SO8_210 </td>
813 <td> Volitelné </td> 819 <td> Volitelné </td>
814 </tr> 820 </tr>
815 <tr> 821 <tr>
816 <td> 1 </td> 822 <td> 1 </td>
817 <td> U9 </td> 823 <td> U9 </td>
818 <td> MCP6001T-I/OT </td> 824 <td> MCP6001T-I/OT </td>
819 <td> SOT23-5 </td> 825 <td> SOT23-5 </td>
820 <td> &nbsp; </td> 826 <td> &nbsp; </td>
821 </tr> 827 </tr>
822 <tr> 828 <tr>
823 <td> 1 </td> 829 <td> 1 </td>
824 <td> U10 </td> 830 <td> U10 </td>
825 <td> MCP6546T-E/OT </td> 831 <td> MCP6546T-E/OT </td>
826 <td> SOT23-5 </td> 832 <td> SOT23-5 </td>
827 <td> &nbsp; </td> 833 <td> &nbsp; </td>
828 </tr> 834 </tr>
829 <tr> 835 <tr>
830 <td> 2 </td> 836 <td> 2 </td>
831 <td> U11, U12 </td> 837 <td> U11, U12 </td>
832 <td> SN74LVC16244ADL </td> 838 <td> SN74LVC16244ADL </td>
833 <td> SSOIII_48_300 </td> 839 <td> SSOIII_48_300 </td>
834 <td> &nbsp; </td> 840 <td> &nbsp; </td>
835 </tr> 841 </tr>
836 <tr> 842 <tr>
837 <th colspan="5"> Mechanické součástky </th> 843 <th colspan="5"> Mechanické součástky </th>
838 </tr> 844 </tr>
839 <tr> 845 <tr>
840 <td> 4 </td> 846 <td> 4 </td>
841 <td> SW0-SW3 </td> 847 <td> SW0-SW3 </td>
842 <td> PUSH050x050 </td> 848 <td> PUSH050x050 </td>
843 <td> PUSH050x050 </td> 849 <td> PUSH050x050 </td>
844 <td> &nbsp; </td> 850 <td> &nbsp; </td>
845 </tr> 851 </tr>
846 <tr> 852 <tr>
847 <td> 1 </td> 853 <td> 1 </td>
848 <td> SW4 </td> 854 <td> SW4 </td>
849 <td> DIPSW8 </td> 855 <td> DIPSW8 </td>
850 <td> DIPSW8 </td> 856 <td> DIPSW8 </td>
851 <td> &nbsp; </td> 857 <td> &nbsp; </td>
852 </tr> 858 </tr>
853 <tr> 859 <tr>
854 <td> 12 </td> 860 <td> 12 </td>
855 <td> Propojka </td> 861 <td> Propojka </td>
856 <td> &nbsp; </td> 862 <td> &nbsp; </td>
857 <td> &nbsp; </td> 863 <td> &nbsp; </td>
858 <td> &nbsp; </td> 864 <td> &nbsp; </td>
859 </tr> 865 </tr>
860 <tr> 866 <tr>
861 <th colspan="5"> Konektory </th> 867 <th colspan="5"> Konektory </th>
862 </tr> 868 </tr>
863 <tr> 869 <tr>
864 <td> 1 </td> 870 <td> 1 </td>
865 <td> J27 </td> 871 <td> J27 </td>
866 <td> DB15F_3L_90 </td> 872 <td> DB15F_3L_90 </td>
867 <td> DB15F_3L_90 </td> 873 <td> DB15F_3L_90 </td>
868 <td> &nbsp; </td> 874 <td> &nbsp; </td>
869 </tr> 875 </tr>
870 <tr> 876 <tr>
871 <td> 2 </td> 877 <td> 2 </td>
872 <td> J31, J32 </td> 878 <td> J31, J32 </td>
873 <td> MINIDIN6_PS2 </td> 879 <td> MINIDIN6_PS2 </td>
874 <td> MINIDIN6 </td> 880 <td> MINIDIN6 </td>
875 <td> &nbsp; </td> 881 <td> &nbsp; </td>
876 </tr> 882 </tr>
877 <tr> 883 <tr>
878 <td> 2 </td> 884 <td> 2 </td>
879 <td> J28, J29 </td> 885 <td> J28, J29 </td>
880 <td> #SATA_DATA </td> 886 <td> #SATA_DATA </td>
881 <td> SATA_DATA </td> 887 <td> SATA_DATA </td>
882 <td> Neosazuje se </td> 888 <td> Neosazuje se </td>
883 </tr> 889 </tr>
884 <tr> 890 <tr>
885 <th colspan="5"> Jednořadé hřebínky </th> 891 <th colspan="5"> Jednořadé hřebínky </th>
886 </tr> 892 </tr>
887 <tr> 893 <tr>
888 <td> 1 </td> 894 <td> 1 </td>
889 <td> J33+J34+J35+J36+J37+J38 </td> 895 <td> J33+J34+J35+J36+J37+J38 </td>
890 <td> JUMP9 </td> 896 <td> JUMP9 </td>
891 <td> JUMP9 </td> 897 <td> JUMP9 </td>
892 <td> Nalámat </td> 898 <td> Nalámat </td>
893 </tr> 899 </tr>
894 <tr> 900 <tr>
895 <td> 1 </td> 901 <td> 1 </td>
896 <td> J22 </td> 902 <td> J22 </td>
897 <td> #JUMP1 </td> 903 <td> #JUMP1 </td>
898 <td> JUMP1 </td> 904 <td> JUMP1 </td>
899 <td> Neosazuje se </td> 905 <td> Neosazuje se </td>
900 </tr> 906 </tr>
901 <tr> 907 <tr>
902 <td> 9 </td> 908 <td> 9 </td>
903 <td> J6, J13, J14, J15, J16, J17, J18, J19, J20 </td> 909 <td> J6, J13, J14, J15, J16, J17, J18, J19, J20 </td>
904 <td> JUMP2 </td> 910 <td> JUMP2 </td>
905 <td> JUMP2 </td> 911 <td> JUMP2 </td>
906 <td> Nalámat </td> 912 <td> Nalámat </td>
907 </tr> 913 </tr>
908 <tr> 914 <tr>
909 <td> 1 </td> 915 <td> 1 </td>
910 <td> J30 </td> 916 <td> J30 </td>
911 <td> JUMP4 </td> 917 <td> JUMP4 </td>
912 <td> JUMP4 </td> 918 <td> JUMP4 </td>
913 <td> Nalámat </td> 919 <td> Nalámat </td>
914 </tr> 920 </tr>
915 <tr> 921 <tr>
916 <td> 3 </td> 922 <td> 3 </td>
917 <td> J12, J21, J100 </td> 923 <td> J12, J21, J100 </td>
918 <td> JUMP10 </td> 924 <td> JUMP10 </td>
919 <td> JUMP10 </td> 925 <td> JUMP10 </td>
920 <td> Nalámat </td> 926 <td> Nalámat </td>
921 </tr> 927 </tr>
922 <tr> 928 <tr>
923 <td> 1 </td> 929 <td> 1 </td>
924 <td> J10 </td> 930 <td> J10 </td>
925 <td> JUMP22 </td> 931 <td> JUMP22 </td>
926 <td> JUMP22 </td> 932 <td> JUMP22 </td>
927 <td> Nalámat </td> 933 <td> Nalámat </td>
928 </tr> 934 </tr>
929 <tr> 935 <tr>
930 <td> 1 </td> 936 <td> 1 </td>
931 <td> J3 </td> 937 <td> J3 </td>
932 <td> JUMP9_X3_X5_X8</td> 938 <td> JUMP9_X3_X5_X8</td>
933 <td> JUMP9_X3_X5_X8</td> 939 <td> JUMP9_X3_X5_X8</td>
934 <td> Nalámat </td> 940 <td> Nalámat </td>
935 </tr> 941 </tr>
936 <tr> 942 <tr>
937 <th colspan="5"> Douřadé hřebínky </th> 943 <th colspan="5"> Douřadé hřebínky </th>
938 </tr> 944 </tr>
939 <tr> 945 <tr>
940 <td> 1 </td> 946 <td> 1 </td>
941 <td> J24 </td> 947 <td> J24 </td>
942 <td> JUMP2X2 </td> 948 <td> JUMP2X2 </td>
943 <td> JUMP2X2 </td> 949 <td> JUMP2X2 </td>
944 <td> Nalámat </td> 950 <td> Nalámat </td>
945 </tr> 951 </tr>
946 <tr> 952 <tr>
947 <td> 5 </td> 953 <td> 5 </td>
948 <td> J1, J2, J4, J5, J8 </td> 954 <td> J1, J2, J4, J5, J8 </td>
949 <td> JUMP2X3 </td> 955 <td> JUMP2X3 </td>
950 <td> JUMP2X3 </td> 956 <td> JUMP2X3 </td>
951 <td> Nalámat </td> 957 <td> Nalámat </td>
952 </tr> 958 </tr>
953 <tr> 959 <tr>
954 <td> 1 </td> 960 <td> 1 </td>
955 <td> J7 </td> 961 <td> J7 </td>
956 <td> JUMP2X4 </td> 962 <td> JUMP2X4 </td>
957 <td> JUMP2X4 </td> 963 <td> JUMP2X4 </td>
958 <td> Nalámat </td> 964 <td> Nalámat </td>
959 </tr> 965 </tr>
960 <tr> 966 <tr>
961 <td> 2 </td> 967 <td> 2 </td>
962 <td> J25, J26 </td> 968 <td> J25, J26 </td>
963 <td> JUMP2X8 </td> 969 <td> JUMP2X8 </td>
964 <td> JUMP2X8 </td> 970 <td> JUMP2X8 </td>
965 <td> Nalámat </td> 971 <td> Nalámat </td>
966 </tr> 972 </tr>
967 <tr> 973 <tr>
968 <td> 1 </td> 974 <td> 1 </td>
969 <td> J11 </td> 975 <td> J11 </td>
970 <td> JUMP2X10 </td> 976 <td> JUMP2X10 </td>
971 <td> JUMP2X10 </td> 977 <td> JUMP2X10 </td>
972 <td> Nalámat </td> 978 <td> Nalámat </td>
973 </tr> 979 </tr>
974 <tr> 980 <tr>
975 <td> 2 </td> 981 <td> 2 </td>
976 <td> J9, J23 </td> 982 <td> J9, J23 </td>
977 <td> JUMP2X22 </td> 983 <td> JUMP2X22 </td>
978 <td> JUMP2X22 </td> 984 <td> JUMP2X22 </td>
979 <td> Nalámat </td> 985 <td> Nalámat </td>
980 </tr> 986 </tr>
981 <tr> 987 <tr>
982 <th colspan="5"> Konstrukční součástky </th> 988 <th colspan="5"> Konstrukční součástky </th>
983 </tr> 989 </tr>
984 <tr> 990 <tr>
985 <td> 1 </td> 991 <td> 1 </td>
986 <td> Plošný spoj </td> 992 <td> Plošný spoj </td>
987 <td> PCB S3AN01B </td> 993 <td> PCB S3AN01B </td>
988 <td> &nbsp; </td> 994 <td> &nbsp; </td>
989 <td> &nbsp; </td> 995 <td> &nbsp; </td>
990 </tr> 996 </tr>
991 <tr> 997 <tr>
992 <td> 4 </td> 998 <td> 4 </td>
993 <td> Šroub M3x12mm křížový, válcová hlava, pozinkovaný </td> 999 <td> Šroub M3x12mm křížový, válcová hlava, pozinkovaný </td>
994 <td> &nbsp; </td> 1000 <td> &nbsp; </td>
995 <td> &nbsp; </td> 1001 <td> &nbsp; </td>
996 <td> &nbsp; </td> 1002 <td> &nbsp; </td>
997 </tr> 1003 </tr>
998 <tr> 1004 <tr>
999 <td> 4 </td> 1005 <td> 4 </td>
1000 <td> Matice M3, pozinkovaná </td> 1006 <td> Matice M3, pozinkovaná </td>
1001 <td> &nbsp; /td> 1007 <td> &nbsp; /td>
1002 <td> &nbsp; </td> 1008 <td> &nbsp; </td>
1003 <td> &nbsp; </td> 1009 <td> &nbsp; </td>
1004 </tr> 1010 </tr>
1005 <tr> 1011 <tr>
1006 <td> 4 </td> 1012 <td> 4 </td>
1007 <td> Podložka M3, pozinkovaná </td> 1013 <td> Podložka M3, pozinkovaná </td>
1008 <td> &nbsp; </td> 1014 <td> &nbsp; </td>
1009 <td> &nbsp; </td> 1015 <td> &nbsp; </td>
1010 <td> &nbsp; </td> 1016 <td> &nbsp; </td>
1011 </tr> 1017 </tr>
1012 </table> 1018 </table>
1013   1019  
1014 <h2> Oživení </h2> 1020 <h2> Oživení </h2>
1015   1021  
1016 <h3> První zapnutí </h3> 1022 <h3> První zapnutí </h3>
1017   1023  
1018 <p> 1024 <p>
1019 Prvním krokem je připojení k&nbsp;laboratornímu zdroji a kontrola 1025 Prvním krokem je připojení k&nbsp;laboratornímu zdroji a kontrola
1020 funkčnosti napájecích zdrojů. Postupně zvyšujeme napájecí napětí až 1026 funkčnosti napájecích zdrojů. Postupně zvyšujeme napájecí napětí až
1021 k&nbsp;hranici +5V a měříme spotřebu (orientačně) a napětí na vnitřních 1027 k&nbsp;hranici +5V a měříme spotřebu (orientačně) a napětí na vnitřních
1022 stabilizátorech U2 a U3. Vnitřní napájecí napětí jsou +3.3V a +1.2V 1028 stabilizátorech U2 a U3. Vnitřní napájecí napětí jsou +3.3V a +1.2V
1023 (mohou se lišit řekněme o desítky milivoltů). Spotřeba desky bez 1029 (mohou se lišit řekněme o desítky milivoltů). Spotřeba desky bez
1024 nahrané konfigurace je cca 50-60mA. 1030 nahrané konfigurace je cca 50-60mA.
1025 </p> 1031 </p>
1026   1032  
1027 <p> 1033 <p>
1028 Nyní je třeba ověřit, zda pracují ochranné obvody na PS/2 portech. 1034 Nyní je třeba ověřit, zda pracují ochranné obvody na PS/2 portech.
1029 Měříme napětí na Q10.D, které má být cca +5V a Q10.S, které má být o 1035 Měříme napětí na Q10.D, které má být cca +5V a Q10.S, které má být o
1030 něco menší, než +3.3V. Toto měření opakujeme pro všechny 4 tranzistory, 1036 něco menší, než +3.3V. Toto měření opakujeme pro všechny 4 tranzistory,
1031 tedy pro Q10 až Q13. 1037 tedy pro Q10 až Q13.
1032 </p> 1038 </p>
1033   1039  
1034 <p> 1040 <p>
1035 Podobně zkontrolujeme i ochranné obvody I²C portu. Jen je třeba 1041 Podobně zkontrolujeme i ochranné obvody I²C portu. Jen je třeba
1036 z&nbsp;vnějšku připojit +4V na hřebínek J30.2 a J30.3 a měřit na 1042 z&nbsp;vnějšku připojit +4V na hřebínek J30.2 a J30.3 a měřit na
1037 tranzistorech Q8 a Q9. Opět se nesmí směrem k&nbsp;FPGA dostávat napětí 1043 tranzistorech Q8 a Q9. Opět se nesmí směrem k&nbsp;FPGA dostávat napětí
1038 větší, než je napájení +3.3V. 1044 větší, než je napájení +3.3V.
1039 </p> 1045 </p>
1040   1046  
1041 <h3> Testovací obsah </h3> 1047 <h3> Testovací obsah </h3>
1042   1048  
1043 <p> 1049 <p>
1044 Protože samotný obvod FPGA bez nahrané konfigurace je „mrtvým broukem“ 1050 Protože samotný obvod FPGA bez nahrané konfigurace je „mrtvým broukem“
1045 je pro další oživování a testování potřeba použít nějaký vhodný obsah, 1051 je pro další oživování a testování potřeba použít nějaký vhodný obsah,
1046 aby bylo možno otestovat celou funkčnost desky. Testování desky je 1052 aby bylo možno otestovat celou funkčnost desky. Testování desky je
1047 popsáno v&nbsp;dokumentu S3AN01B_HW_Test. 1053 popsáno v&nbsp;dokumentu S3AN01B_HW_Test.
1048 </p> 1054 </p>
1049   1055  
1050 </div> 1056 </div>
1051   1057  
1052 <!-- AUTOINCLUDE START "Page/Footer.cs.ihtml" DO NOT REMOVE --> 1058 <!-- AUTOINCLUDE START "Page/Footer.cs.ihtml" DO NOT REMOVE -->
1053 <!-- ============== PATIČKA ============== --> 1059 <!-- ============== PATIČKA ============== -->
1054 <div class="Footer"> 1060 <div class="Footer">
1055 <script type="text/javascript"> 1061 <script type="text/javascript">
1056 <!-- 1062 <!--
1057 SetRelativePath("../../../../../"); 1063 SetRelativePath("../../../../../");
1058 DrawFooter(); 1064 DrawFooter();
1059 // --> 1065 // -->
1060 </script> 1066 </script>
1061 <noscript> 1067 <noscript>
1062 <p><b> Pro zobrazení (vložení) hlavičky je potřeba JavaScript </b></p> 1068 <p><b> Pro zobrazení (vložení) hlavičky je potřeba JavaScript </b></p>
1063 </noscript> 1069 </noscript>
1064 </div> 1070 </div>
1065 <!-- AUTOINCLUDE END --> 1071 <!-- AUTOINCLUDE END -->
1066   1072  
1067 </body> 1073 </body>
1068 </html> 1074 </html>