Rev 1840 Rev 1953
1 \documentclass[12pt,a4paper,oneside]{article} 1 \documentclass[12pt,a4paper,oneside]{article}
2 \usepackage[colorlinks=true]{hyperref} 2 \usepackage[colorlinks=true]{hyperref}
3 \usepackage[utf8]{inputenc} 3 \usepackage[utf8]{inputenc}
4 \usepackage[czech]{babel} 4 \usepackage[czech]{babel}
5 \usepackage{graphicx} 5 \usepackage{graphicx}
6 \usepackage{pdfpages} 6 \usepackage{pdfpages}
7 \textwidth 16cm \textheight 25cm 7 \textwidth 16cm \textheight 25cm
8 \topmargin -1.3cm 8 \topmargin -1.3cm
9 \oddsidemargin 0cm 9 \oddsidemargin 0cm
10 \pagestyle{empty} 10 \pagestyle{empty}
11 \begin{document} 11 \begin{document}
12 \title{Generátor hodin CLKGEN01B} 12 \title{Generátor hodin CLKGEN01B}
13 \author{Jakub Kákona, kaklik@mlab.cz} 13 \author{Jakub Kákona, kaklik@mlab.cz}
14 \maketitle 14 \maketitle
15   15  
16 \thispagestyle{empty} 16 \thispagestyle{empty}
17 \begin{abstract} 17 \begin{abstract}
18 Účelem tohoto modulu je poskytnout uživateli dostatečně kvalitní laditelný zdroj frekvenčně stabilního signálu s nízkým šumem vhodného pro konstrukce se špičkovými ADC a obecně v konstrukcích SDR. 18 Účelem tohoto modulu je poskytnout uživateli dostatečně kvalitní laditelný zdroj frekvenčně stabilního signálu s nízkým šumem vhodného pro konstrukce se špičkovými ADC a obecně v konstrukcích SDR.
19 \end{abstract} 19 \end{abstract}
20   20  
21 \begin{figure} [htbp] 21 \begin{figure} [htbp]
22 \begin{center} 22 \begin{center}
23 \includegraphics [width=80mm] {CLKGEN01B_Top_Big.jpg} 23 \includegraphics [width=80mm] {CLKGEN01B_Top_Big.jpg}
24 \end{center} 24 \end{center}
25 \end{figure} 25 \end{figure}
26   26  
27 \tableofcontents 27 \tableofcontents
28   28  
29 \section{Technické parametry} 29 \section{Technické parametry}
30 \begin{table}[htbp] 30 \begin{table}[htbp]
31 \begin{center} 31 \begin{center}
32 \begin{tabular}{|c|c|p{4.7cm}|} 32 \begin{tabular}{|c|c|p{4.7cm}|}
33 \hline 33 \hline
34 Parametr & Hodnota & Poznámka \\ 34 Parametr & Hodnota & Poznámka \\
35 \hline 35 \hline
36 Napájecí napětí POWER & max 5V & 160mA \\ 36 Napájecí napětí POWER & max 5V & 160mA \\
37 \hline 37 \hline
38 Napájecí napětí Vcore & +1,8V, 2,7V, 3,3V & Záleží na konkrétním typu čipu Si5XX \\ 38 Napájecí napětí Vcore & +1,8V, 2,7V, 3,3V & Záleží na konkrétním typu čipu Si5XX \\
39 \hline 39 \hline
40 Frekvenční rozsah & 10 - 1500 MHz & Záleží na konkrétním typu čipu Si5XX, obvykle 10-810MHz \\ 40 Frekvenční rozsah & 10 - 1500 MHz & Záleží na konkrétním typu čipu Si5XX, obvykle 10-810MHz \\
41 \hline 41 \hline
42 Fázový jitter & $<$ 0,3ps & Pro obvody řady Si570 \\ 42 Fázový jitter & $<$ 0,3ps & Pro obvody řady Si570 \\
43 \hline 43 \hline
44 \end{tabular} 44 \end{tabular}
45 \end{center} 45 \end{center}
46 \end{table} 46 \end{table}
47   47  
48 \section{Popis konstrukce} 48 \section{Popis konstrukce}
49 \subsection{Zapojení} 49 \subsection{Zapojení}
50 Zapojení modulu je řešeno tak, aby umožnilo připojení řídícího mikroprocesoru provozovaného na stejném i jiném napájecím napětí vůči čipu Si5XX. V konstrukci je proto využit převodník napěťových úrovní, který může být při jeho absenci přemostěn dvěma nulovými odpory. 50 Zapojení modulu je řešeno tak, aby umožnilo připojení řídícího mikroprocesoru provozovaného na stejném i jiném napájecím napětí vůči čipu Si5XX. V konstrukci je proto využit převodník napěťových úrovní, který může být při jeho absenci přemostěn dvěma nulovými odpory.
51   51  
52 V případě provozování modulu na napájecím napětí různém od napájecího napětí Si570 si modul může stabilizovat napájení sám díky lineárnímu stabilizátoru. V takovém případě je ale přesto dát pozor, aby napájení nepřesáhlo dovolené napětí na translátoru, tedy hranici 5V. 52 V případě provozování modulu na napájecím napětí různém od napájecího napětí Si570 si modul může stabilizovat napájení sám díky lineárnímu stabilizátoru. V takovém případě je ale přesto dát pozor, aby napájení nepřesáhlo dovolené napětí na translátoru, tedy hranici 5V.
53   53  
54 \includepdf[pages={1},landscape=true]{../../SCH/CLKGEN.pdf} 54 \includepdf[pages={1},landscape=true]{../../SCH/CLKGEN.pdf}
55   55  
56 Jak je vidět ze zapojení, výstup je předpokládán diferenciální, avšak není problém osadit verzi čipu Si570 s CMOS výstupem. 56 Jak je vidět ze zapojení, výstup je předpokládán diferenciální, avšak není problém osadit verzi čipu Si570 s CMOS výstupem.
57   57  
58 \subsection{Odrušení} 58 \subsection{Odrušení}
59   59  
60 Vzhledem k tomu, že modul je ze své podstaty generátorem signálu, je s ním i třeba tak pracovat a dbát na dostatečné odrušení vůči jiným součástem aparatury. Tomuto výrazně pomáhá vhodná volba základní desky, z MLABu nejlépe ALBASE. 60 Vzhledem k tomu, že modul je ze své podstaty generátorem signálu, je s ním i třeba tak pracovat a dbát na dostatečné odrušení vůči jiným součástem aparatury. Tomuto výrazně pomáhá vhodná volba základní desky, z MLABu nejlépe ALBASE.
61   61  
62 \subsection{Mechanická konstrukce} 62 \subsection{Mechanická konstrukce}
63   63  
64 Modul klasicky předpokládá uchycení na čtyřech šroubech, z důvodu vhodného odstínění je vhodné zabezpečit aby všechny šrouby byly vodivě spojeny s podložkou. 64 Modul klasicky předpokládá uchycení na čtyřech šroubech, z důvodu vhodného odstínění je vhodné zabezpečit aby všechny šrouby byly vodivě spojeny s podložkou.
65   65  
66 \section{Výroba a testování} 66 \section{Výroba a testování}
67 Modul je z z důvodu zabezpečení kvalitního blokování i na vysokých frekvencích (až 1,5GHz) navržen na dvouvrstvém silně prokoveném plošném spoji. A proto je obtížná jeho amatérská výroba. 67 Modul je z z důvodu zabezpečení kvalitního blokování i na vysokých frekvencích (až 1,5GHz) navržen na dvouvrstvém silně prokoveném plošném spoji. A proto je obtížná jeho amatérská výroba.
68   68  
69 \subsubsection{Osazení} 69 \subsubsection{Osazení}
70   70  
71 Modul je možné osadit i ručně, avšak je třeba dbát zvýšené opatrnosti kvůli elektrostatickým nábojům, neboť čipy Si570 je snadné poškodit. 71 Modul je možné osadit i ručně, avšak je třeba dbát zvýšené opatrnosti kvůli elektrostatickým nábojům, neboť čipy Si570 je snadné poškodit.
72   72  
73 \subsubsection{Nastavení} 73 \subsubsection{Nastavení}
74 Při připojení modulu k napájení generuje frekvenci nastavenou při výrobě v Silicon Labs. Je ale možné zpřesnit generovanou frekvenci. K tomu je nutné zprovoznit komunikaci přes I2C sběrnici. 74 Při připojení modulu k napájení generuje frekvenci nastavenou při výrobě v Silicon Labs. Je ale možné zpřesnit generovanou frekvenci. K tomu je nutné zprovoznit komunikaci přes I2C sběrnici.
75   75  
76 \section{Programové vybavení} 76 \section{Programové vybavení}
77 V kombinaci s jinými moduly, lze generátor ladit z počítače. Jedním z nejjednodušších řešení je použít modul PIC18F4550v01A a firmware ze zdroje \cite{DG8SAQemulator} pak lze k ladění použít jakýkoli software pracující s konstrukcí \cite{DG8SAQSynthesizer}, například USBSynth \cite{USB_Synth}. 77 V kombinaci s jinými moduly, lze generátor ladit z počítače. Jedním z nejjednodušších řešení je použít modul PIC18F4550v01A a firmware ze zdroje \cite{DG8SAQemulator} pak lze k ladění použít jakýkoli software pracující s konstrukcí \cite{DG8SAQSynthesizer}, například USBSynth \cite{USB_Synth}.
78   78  
79   79  
80 \begin{thebibliography}{99} 80 \begin{thebibliography}{99}
81 \bibitem{Si570board}{Původní konstrukce Si570 Board } 81 \bibitem{Si570board}{Původní konstrukce Si570 Board }
82 \href{http://wb6dhw.com/inactive.html}{http://wb6dhw.com/inactive.html} 82 \href{http://wb6dhw.com/inactive.html}{http://wb6dhw.com/inactive.html}
83   83  
84 \bibitem{DG8SAQemulator}{PIC emulátor USB syntezátoru od DG8SAQ} 84 \bibitem{DG8SAQemulator}{PIC emulátor USB syntezátoru od DG8SAQ}
85 \href{http://www.qrpradio.org/pub/softrocks/manuals/Softrock Group Files 210109/21 9V1AL/02 UBW Emulator/README.txt}{http://www.qrpradio.org/pub/softrocks/manuals/Softrock Group Files 210109/21 9V1AL/02 UBW Emulator/README.txt} 85 \href{http://www.qrpradio.org/pub/softrocks/manuals/Softrock Group Files 210109/21 9V1AL/02 UBW Emulator/README.txt}{http://www.qrpradio.org/pub/softrocks/manuals/Softrock Group Files 210109/21 9V1AL/02 UBW Emulator/README.txt}
86   86  
87 \bibitem{DG8SAQSynthesizer}{Wideband RF Synthesizer} 87 \bibitem{DG8SAQSynthesizer}{Wideband RF Synthesizer}
88 \href{http://www.mydarc.de/dg8saq/SI570/index.shtml}{http://www.mydarc.de/dg8saq/SI570/index.shtml} 88 \href{http://www.mydarc.de/dg8saq/SI570/index.shtml}{http://www.mydarc.de/dg8saq/SI570/index.shtml}
89   89  
90 \bibitem{USB_Synth}{USB Synth} 90 \bibitem{USB_Synth}{USB Synth}
91 \href{ http://www.mydarc.de/dg8saq/hidden/USB\_Synth3.zip}{http://www.mydarc.de/dg8saq/hidden/USB\_Synth3.zip} 91 \href{ http://www.mydarc.de/dg8saq/hidden/USB\_Synth3.zip}{http://www.mydarc.de/dg8saq/hidden/USB\_Synth3.zip}
92   92  
93 \end{thebibliography} 93 \end{thebibliography}
94 \end{document} 94 \end{document}