Rev Age Author Path Log message Diff
1820 4889 d 12 h kaklik /Modules/Sensors/HUM01A/ domonstracni software pro meření vlhkosti. Diff
1819 4892 d 0 h kaklik /Modules/ARM/STM32F10xRxT/SCH/ vygenerovani seznamu materialu Diff
1818 4892 d 22 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vzmena IO nemela na funkci vliv. Diff
1817 4893 d 0 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ Poslední pokus před výměnou IO. Diff
1816 4893 d 15 h kaklik / Diff
1815 4893 d 17 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vyzkoušen přímo zápis hodnot registrů z datasheetu. Obvod pořád neměří čas. Diff
1814 4894 d 2 h kaklik / vygenerovani nahledu Diff
1813 4894 d 2 h kaklik / vygenerovani technologickych vystupu. Diff
1812 4894 d 3 h kaklik /Designs/HAM Constructions/SDRX01B/PCB/ posunutí pouzdra operečního zesilovače. Diff
1811 4894 d 13 h kaklik / Diff
1810 4894 d 16 h kaklik / aktualizace odmaskování. Odstaraněno odmaskování VIA Diff
1809 4894 d 23 h kaklik / drobné úpravy a vygenerování technologických výstupů Diff
1808 4895 d 13 h kaklik /Modules/Clock/CLKGEN01B/PCB/ přidání prokovů Diff
1807 4895 d 15 h kaklik / pripravy k vyrobě Diff
1806 4895 d 15 h kaklik /Designs/HAM Constructions/SDRX01B/ ppřidání spousty prokovů, srovnání popisků. Diff
1805 4895 d 16 h kaklik /Designs/HAM Constructions/SDRX01B/PCB/ Diff
1804 4895 d 18 h kaklik /Designs/HAM Constructions/SDRX01B/PCB/ Diff
1803 4895 d 19 h kaklik /Designs/HAM Constructions/SDRX01B/ ve schematu aktualizovano zapojeni trimru Diff
1802 4897 d 0 h kaklik /Modules/ARM/STM32F10xRxT/ upravy ve vyliti medi. Diff
1801 4897 d 1 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 4897 d 1 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 4897 d 1 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 4900 d 22 h kaklik / aktualizace schemat v PDF. Diff
1797 4904 d 2 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 4904 d 3 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 4904 d 13 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 4904 d 16 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 4905 d 19 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 4905 d 20 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4905 d 20 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4905 d 20 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4906 d 2 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1788 4907 d 17 h kaklik /Designs/HAM Constructions/SDRX01B/ zapis aktualniho stavu Diff
1787 4908 d 20 h kakl /Designs/MRAKOMER4/DOC/ Zapomnel jsem na informaci, ze MM vraci -273,15 , kdyz je chyba. Diff
1786 4912 d 14 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 4912 d 14 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4912 d 15 h kaklik / zacatek navrhu spoje. Diff
1783 4912 d 19 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 4912 d 19 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 4912 d 21 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff