Rev Age Author Path Log message Diff
1821 4859 d 3 h kaklik / aktualizována hlavní stránka Diff
1820 4860 d 3 h kaklik /Modules/Sensors/HUM01A/ domonstracni software pro meření vlhkosti. Diff
1819 4862 d 14 h kaklik /Modules/ARM/STM32F10xRxT/SCH/ vygenerovani seznamu materialu Diff
1818 4863 d 13 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vzmena IO nemela na funkci vliv. Diff
1817 4863 d 15 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ Poslední pokus před výměnou IO. Diff
1816 4864 d 6 h kaklik / Diff
1815 4864 d 7 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vyzkoušen přímo zápis hodnot registrů z datasheetu. Obvod pořád neměří čas. Diff
1814 4864 d 17 h kaklik / vygenerovani nahledu Diff
1813 4864 d 17 h kaklik / vygenerovani technologickych vystupu. Diff
1812 4864 d 18 h kaklik /Designs/HAM Constructions/SDRX01B/PCB/ posunutí pouzdra operečního zesilovače. Diff
1811 4865 d 4 h kaklik / Diff
1810 4865 d 6 h kaklik / aktualizace odmaskování. Odstaraněno odmaskování VIA Diff
1809 4865 d 14 h kaklik / drobné úpravy a vygenerování technologických výstupů Diff
1808 4866 d 4 h kaklik /Modules/Clock/CLKGEN01B/PCB/ přidání prokovů Diff
1807 4866 d 6 h kaklik / pripravy k vyrobě Diff
1806 4866 d 6 h kaklik /Designs/HAM Constructions/SDRX01B/ ppřidání spousty prokovů, srovnání popisků. Diff
1805 4866 d 7 h kaklik /Designs/HAM Constructions/SDRX01B/PCB/ Diff
1804 4866 d 9 h kaklik /Designs/HAM Constructions/SDRX01B/PCB/ Diff
1803 4866 d 10 h kaklik /Designs/HAM Constructions/SDRX01B/ ve schematu aktualizovano zapojeni trimru Diff
1802 4867 d 15 h kaklik /Modules/ARM/STM32F10xRxT/ upravy ve vyliti medi. Diff
1801 4867 d 16 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 4867 d 16 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 4867 d 16 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 4871 d 13 h kaklik / aktualizace schemat v PDF. Diff
1797 4874 d 17 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 4874 d 17 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 4875 d 4 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 4875 d 7 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 4876 d 10 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 4876 d 11 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4876 d 11 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4876 d 11 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4876 d 17 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1788 4878 d 8 h kaklik /Designs/HAM Constructions/SDRX01B/ zapis aktualniho stavu Diff
1787 4879 d 10 h kakl /Designs/MRAKOMER4/DOC/ Zapomnel jsem na informaci, ze MM vraci -273,15 , kdyz je chyba. Diff
1786 4883 d 5 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 4883 d 5 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4883 d 6 h kaklik / zacatek navrhu spoje. Diff
1783 4883 d 10 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 4883 d 10 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff