Rev Age Author Path Log message Diff
1821 4994 d 12 h kaklik / aktualizována hlavní stránka Diff
1820 4995 d 12 h kaklik /Modules/Sensors/HUM01A/ domonstracni software pro meření vlhkosti. Diff
1819 4998 d 0 h kaklik /Modules/ARM/STM32F10xRxT/SCH/ vygenerovani seznamu materialu Diff
1818 4998 d 22 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vzmena IO nemela na funkci vliv. Diff
1817 4999 d 0 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ Poslední pokus před výměnou IO. Diff
1816 4999 d 15 h kaklik / Diff
1815 4999 d 17 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vyzkoušen přímo zápis hodnot registrů z datasheetu. Obvod pořád neměří čas. Diff
1814 5000 d 2 h kaklik / vygenerovani nahledu Diff
1813 5000 d 2 h kaklik / vygenerovani technologickych vystupu. Diff
1812 5000 d 3 h kaklik /Designs/HAM Constructions/SDRX01B/PCB/ posunutí pouzdra operečního zesilovače. Diff
1811 5000 d 13 h kaklik / Diff
1810 5000 d 16 h kaklik / aktualizace odmaskování. Odstaraněno odmaskování VIA Diff
1809 5000 d 23 h kaklik / drobné úpravy a vygenerování technologických výstupů Diff
1808 5001 d 13 h kaklik /Modules/Clock/CLKGEN01B/PCB/ přidání prokovů Diff
1807 5001 d 15 h kaklik / pripravy k vyrobě Diff
1806 5001 d 15 h kaklik /Designs/HAM Constructions/SDRX01B/ ppřidání spousty prokovů, srovnání popisků. Diff
1805 5001 d 16 h kaklik /Designs/HAM Constructions/SDRX01B/PCB/ Diff
1804 5001 d 18 h kaklik /Designs/HAM Constructions/SDRX01B/PCB/ Diff
1803 5001 d 19 h kaklik /Designs/HAM Constructions/SDRX01B/ ve schematu aktualizovano zapojeni trimru Diff
1802 5003 d 0 h kaklik /Modules/ARM/STM32F10xRxT/ upravy ve vyliti medi. Diff
1801 5003 d 1 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 5003 d 1 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 5003 d 1 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 5006 d 22 h kaklik / aktualizace schemat v PDF. Diff
1797 5010 d 2 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 5010 d 3 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 5010 d 13 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 5010 d 16 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 5011 d 19 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 5011 d 20 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 5011 d 20 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 5011 d 20 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 5012 d 2 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1788 5013 d 17 h kaklik /Designs/HAM Constructions/SDRX01B/ zapis aktualniho stavu Diff
1787 5014 d 20 h kakl /Designs/MRAKOMER4/DOC/ Zapomnel jsem na informaci, ze MM vraci -273,15 , kdyz je chyba. Diff
1786 5018 d 14 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 5018 d 14 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 5018 d 15 h kaklik / zacatek navrhu spoje. Diff
1783 5018 d 19 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 5018 d 20 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff