Rev Age Author Path Log message Diff
1824 4880 d 0 h kaklik / vygeneroavany 3D nahledy Diff
1823 4880 d 0 h kaklik /Modules/Clock/CLKGEN01B/SCH/ vygenerovan seznam materialu Diff
1820 4882 d 11 h kaklik /Modules/Sensors/HUM01A/ domonstracni software pro meření vlhkosti. Diff
1819 4884 d 23 h kaklik /Modules/ARM/STM32F10xRxT/SCH/ vygenerovani seznamu materialu Diff
1818 4885 d 21 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vzmena IO nemela na funkci vliv. Diff
1817 4885 d 23 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ Poslední pokus před výměnou IO. Diff
1816 4886 d 15 h kaklik / Diff
1815 4886 d 16 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vyzkoušen přímo zápis hodnot registrů z datasheetu. Obvod pořád neměří čas. Diff
1814 4887 d 1 h kaklik / vygenerovani nahledu Diff
1813 4887 d 1 h kaklik / vygenerovani technologickych vystupu. Diff
1811 4887 d 12 h kaklik / Diff
1810 4887 d 15 h kaklik / aktualizace odmaskování. Odstaraněno odmaskování VIA Diff
1809 4887 d 22 h kaklik / drobné úpravy a vygenerování technologických výstupů Diff
1808 4888 d 12 h kaklik /Modules/Clock/CLKGEN01B/PCB/ přidání prokovů Diff
1802 4889 d 23 h kaklik /Modules/ARM/STM32F10xRxT/ upravy ve vyliti medi. Diff
1801 4890 d 0 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 4890 d 0 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 4890 d 0 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 4893 d 22 h kaklik / aktualizace schemat v PDF. Diff
1797 4897 d 1 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 4897 d 2 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 4897 d 12 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 4897 d 15 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 4898 d 19 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 4898 d 19 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4898 d 19 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4898 d 19 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4899 d 1 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1786 4905 d 13 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 4905 d 13 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4905 d 14 h kaklik / zacatek navrhu spoje. Diff
1783 4905 d 19 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 4905 d 19 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 4905 d 20 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1780 4906 d 15 h kaklik / vytvoren modul pro vlhkostni cidlo. Diff
1779 4906 d 15 h kaklik /Modules/Sensors/HUM01A/PCB/ zakladni verze PCB Diff
1778 4906 d 18 h kaklik /Modules/ zalozen novy modul - na mereni vlhkosti. Diff
1775 4909 d 19 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ TDC nwmwri ani v modu 1 Diff
1774 4910 d 0 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani mereni teploty pomoci ccidla DS18B20 Diff
1767 4910 d 17 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani zdrojaku pro teplomer Diff