Rev Age Author Path Log message Diff
4762 2985 d 21 h kaklik /Modules/Clock/CLKGEN01B/DOC/ aktualizace seznamu soucastek. Diff
4761 2985 d 21 h kaklik /Modules/Clock/CLKGEN01B/DOC/ Poznamka k osazovani rezistoru na vystupu modulu. Diff
4749 2988 d 6 h jacho /Modules/Clock/CLKGEN02A/SCH_PCB/ Diff
4747 2991 d 3 h jacho /Modules/ Diff
4743 2992 d 5 h jacho / Diff
4705 3001 d 4 h kaklik /Modules/ vygenerování dokumentace. Diff
4696 3002 d 6 h kaklik / Nove dokumentace k modulum. Diff
4693 3008 d 2 h kaklik /Modules/Clock/CLKGEN01B/DOC/ vylepsena poznamka o osazovani napetoveho translatoru. Diff
4692 3008 d 3 h kaklik /Modules/Clock/CLKGEN01B/DOC/ zrcadlen osazovak spodni strany PCB. Diff
4691 3008 d 4 h kaklik /Modules/Clock/CLKGEN01B/DOC/ Doplneni osazovaku a seznamu soucastek do dokumentace. Diff
4460 3197 d 4 h kaklik / smazani backup souboru. Diff
4399 3227 d 20 h kaklik /Modules/Clock/CLKGEN01B/ zlepšení dokumentace ke kmitočtovému generátoru. Diff
4116 3461 d 4 h jacho /Modules/ Diff
3758 3652 d 20 h kaklik / Optimalizace návrhu. Diff
3751 3661 d 17 h kaklik /Modules/ aktualizace dokumentace ke kmitoctovemu syntezatoru s pic. Diff
3731 3685 d 6 h jacho /Modules/Clock/CLKDIV01A/ Diff
3730 3685 d 6 h jacho /Modules/Clock/CLKDIV01A/ Diff
3678 3814 d 19 h roman /Modules/Clock/CLKGEN01B/FZP/ add FRITZING part - CLKGEN01B Diff
3677 3815 d 0 h roman /Modules/Clock/CLKDIV01A/FZP/ add fritzing CLKDIV01A Diff
3620 3871 d 4 h kaklik /Modules/Clock/CLKDIV01A/ aktualizace dokumentacniho PDF od modulu. Diff
3592 3887 d 2 h kaklik /Modules/Clock/CLKDIV01A/ Opraveno oznaceni 1 u integrovaneh oobvodu. Diff
3590 3888 d 23 h kaklik /Modules/ zaznam nalezenych chyb. Diff
3509 3913 d 21 h kaklik /Modules/ pregenerovani dokumentace. Diff
3507 3914 d 15 h kaklik /Modules/ založen nový modul pro digitalizaci signálu z SDRX01B. Diff
3490 3927 d 21 h miho / Doplněna dokumentace firmwaru USBasp pro modul AVRUSB01, drobné opravy Diff
3475 3932 d 21 h kaklik / Pridani dalsi dokumentace. Diff
3459 3941 d 1 h kaklik / pridani obrazku nove vyvijenych konstrukci. Diff
3447 3960 d 0 h kaklik /Modules/Clock/CLKDIV01A/ pradani maleho obrazku modulu. Diff
3445 3960 d 0 h kaklik / zlepseni dokumentace modulu. Diff
3444 3960 d 1 h kaklik /Modules/Clock/CLKDIV01A/ zaznam chyb na modulu. Diff
3431 3964 d 22 h miho /Modules/Clock/CLK1PLL01A/SCH/ Diff
3430 3964 d 23 h miho /Modules/Clock/CLK1PLL01A/SCH/ Doplněn komentář. Diff
3429 3965 d 1 h miho /Modules/Clock/CLK1PLL01A/ Dogenerované PDF soubory Diff
3428 3965 d 6 h miho /Modules/Clock/CLK1PLL01A/ Opraven SCH a PCB CLK1PLL01A (oprava EN vývodů u stabilizátorů), nutno ještě přegenerovat PDF výstupy od plošného spoje (zde PDF995 generuje velmi nekvalitní výstupy, nutno použít něco funkčnějšího). Diff
3427 3967 d 2 h kaklik / vylepseni dokumentace studie prijimace Diff
3425 3968 d 17 h kaklik / pridani dalsi dokumentace. Diff
3424 3968 d 20 h miho /Modules/Clock/CLK1PLL01A/ Hodinový PLL generátor s obvodem TI CDCE913 (schema, PCB a technologické výstupy). Diff
3421 3970 d 22 h kaklik / vylepseni dokumentace. Diff
3404 3990 d 14 h kaklik /Modules/Clock/CLKDIV01A/ vygenerovani nahledu. Diff
3403 3990 d 14 h kaklik /Modules/Clock/CLKDIV01A/ oprava chyb z TODO. Diff