Rev Age Author Path Log message Diff
4761 2844 d 14 h kaklik /Modules/Clock/CLKGEN01B/DOC/ Poznamka k osazovani rezistoru na vystupu modulu. Diff
4749 2846 d 23 h jacho /Modules/Clock/CLKGEN02A/SCH_PCB/ Diff
4747 2849 d 20 h jacho /Modules/ Diff
4743 2850 d 22 h jacho / Diff
4705 2859 d 21 h kaklik /Modules/ vygenerování dokumentace. Diff
4696 2860 d 23 h kaklik / Nove dokumentace k modulum. Diff
4693 2866 d 19 h kaklik /Modules/Clock/CLKGEN01B/DOC/ vylepsena poznamka o osazovani napetoveho translatoru. Diff
4692 2866 d 20 h kaklik /Modules/Clock/CLKGEN01B/DOC/ zrcadlen osazovak spodni strany PCB. Diff
4691 2866 d 21 h kaklik /Modules/Clock/CLKGEN01B/DOC/ Doplneni osazovaku a seznamu soucastek do dokumentace. Diff
4460 3055 d 22 h kaklik / smazani backup souboru. Diff
4399 3086 d 13 h kaklik /Modules/Clock/CLKGEN01B/ zlepšení dokumentace ke kmitočtovému generátoru. Diff
4116 3319 d 21 h jacho /Modules/ Diff
3758 3511 d 13 h kaklik / Optimalizace návrhu. Diff
3751 3520 d 10 h kaklik /Modules/ aktualizace dokumentace ke kmitoctovemu syntezatoru s pic. Diff
3731 3543 d 23 h jacho /Modules/Clock/CLKDIV01A/ Diff
3730 3543 d 23 h jacho /Modules/Clock/CLKDIV01A/ Diff
3678 3673 d 12 h roman /Modules/Clock/CLKGEN01B/FZP/ add FRITZING part - CLKGEN01B Diff
3677 3673 d 17 h roman /Modules/Clock/CLKDIV01A/FZP/ add fritzing CLKDIV01A Diff
3620 3729 d 21 h kaklik /Modules/Clock/CLKDIV01A/ aktualizace dokumentacniho PDF od modulu. Diff
3592 3745 d 20 h kaklik /Modules/Clock/CLKDIV01A/ Opraveno oznaceni 1 u integrovaneh oobvodu. Diff
3590 3747 d 16 h kaklik /Modules/ zaznam nalezenych chyb. Diff
3509 3772 d 14 h kaklik /Modules/ pregenerovani dokumentace. Diff
3507 3773 d 8 h kaklik /Modules/ založen nový modul pro digitalizaci signálu z SDRX01B. Diff
3490 3786 d 14 h miho / Doplněna dokumentace firmwaru USBasp pro modul AVRUSB01, drobné opravy Diff
3475 3791 d 14 h kaklik / Pridani dalsi dokumentace. Diff
3459 3799 d 19 h kaklik / pridani obrazku nove vyvijenych konstrukci. Diff
3447 3818 d 17 h kaklik /Modules/Clock/CLKDIV01A/ pradani maleho obrazku modulu. Diff
3445 3818 d 17 h kaklik / zlepseni dokumentace modulu. Diff
3444 3818 d 18 h kaklik /Modules/Clock/CLKDIV01A/ zaznam chyb na modulu. Diff
3431 3823 d 15 h miho /Modules/Clock/CLK1PLL01A/SCH/ Diff
3430 3823 d 16 h miho /Modules/Clock/CLK1PLL01A/SCH/ Doplněn komentář. Diff
3429 3823 d 18 h miho /Modules/Clock/CLK1PLL01A/ Dogenerované PDF soubory Diff
3428 3823 d 23 h miho /Modules/Clock/CLK1PLL01A/ Opraven SCH a PCB CLK1PLL01A (oprava EN vývodů u stabilizátorů), nutno ještě přegenerovat PDF výstupy od plošného spoje (zde PDF995 generuje velmi nekvalitní výstupy, nutno použít něco funkčnějšího). Diff
3427 3825 d 19 h kaklik / vylepseni dokumentace studie prijimace Diff
3425 3827 d 11 h kaklik / pridani dalsi dokumentace. Diff
3424 3827 d 13 h miho /Modules/Clock/CLK1PLL01A/ Hodinový PLL generátor s obvodem TI CDCE913 (schema, PCB a technologické výstupy). Diff
3421 3829 d 15 h kaklik / vylepseni dokumentace. Diff
3404 3849 d 7 h kaklik /Modules/Clock/CLKDIV01A/ vygenerovani nahledu. Diff
3403 3849 d 7 h kaklik /Modules/Clock/CLKDIV01A/ oprava chyb z TODO. Diff
3402 3849 d 8 h kaklik /Modules/Clock/CLKDIV01A/ zaznam nalezenych chyb.. Diff