Rev Age Author Path Log message Diff
4762 2891 d 1 h kaklik /Modules/Clock/CLKGEN01B/DOC/ aktualizace seznamu soucastek. Diff
4761 2891 d 1 h kaklik /Modules/Clock/CLKGEN01B/DOC/ Poznamka k osazovani rezistoru na vystupu modulu. Diff
4749 2893 d 10 h jacho /Modules/Clock/CLKGEN02A/SCH_PCB/ Diff
4747 2896 d 8 h jacho /Modules/ Diff
4743 2897 d 9 h jacho / Diff
4705 2906 d 8 h kaklik /Modules/ vygenerování dokumentace. Diff
4696 2907 d 10 h kaklik / Nove dokumentace k modulum. Diff
4693 2913 d 7 h kaklik /Modules/Clock/CLKGEN01B/DOC/ vylepsena poznamka o osazovani napetoveho translatoru. Diff
4692 2913 d 7 h kaklik /Modules/Clock/CLKGEN01B/DOC/ zrcadlen osazovak spodni strany PCB. Diff
4691 2913 d 8 h kaklik /Modules/Clock/CLKGEN01B/DOC/ Doplneni osazovaku a seznamu soucastek do dokumentace. Diff
4460 3102 d 9 h kaklik / smazani backup souboru. Diff
4399 3133 d 1 h kaklik /Modules/Clock/CLKGEN01B/ zlepšení dokumentace ke kmitočtovému generátoru. Diff
4116 3366 d 8 h jacho /Modules/ Diff
3758 3558 d 1 h kaklik / Optimalizace návrhu. Diff
3751 3566 d 21 h kaklik /Modules/ aktualizace dokumentace ke kmitoctovemu syntezatoru s pic. Diff
3731 3590 d 10 h jacho /Modules/Clock/CLKDIV01A/ Diff
3730 3590 d 10 h jacho /Modules/Clock/CLKDIV01A/ Diff
3678 3719 d 23 h roman /Modules/Clock/CLKGEN01B/FZP/ add FRITZING part - CLKGEN01B Diff
3677 3720 d 5 h roman /Modules/Clock/CLKDIV01A/FZP/ add fritzing CLKDIV01A Diff
3620 3776 d 9 h kaklik /Modules/Clock/CLKDIV01A/ aktualizace dokumentacniho PDF od modulu. Diff
3592 3792 d 7 h kaklik /Modules/Clock/CLKDIV01A/ Opraveno oznaceni 1 u integrovaneh oobvodu. Diff
3590 3794 d 3 h kaklik /Modules/ zaznam nalezenych chyb. Diff
3509 3819 d 1 h kaklik /Modules/ pregenerovani dokumentace. Diff
3507 3819 d 20 h kaklik /Modules/ založen nový modul pro digitalizaci signálu z SDRX01B. Diff
3490 3833 d 1 h miho / Doplněna dokumentace firmwaru USBasp pro modul AVRUSB01, drobné opravy Diff
3475 3838 d 1 h kaklik / Pridani dalsi dokumentace. Diff
3459 3846 d 6 h kaklik / pridani obrazku nove vyvijenych konstrukci. Diff
3447 3865 d 4 h kaklik /Modules/Clock/CLKDIV01A/ pradani maleho obrazku modulu. Diff
3445 3865 d 4 h kaklik / zlepseni dokumentace modulu. Diff
3444 3865 d 5 h kaklik /Modules/Clock/CLKDIV01A/ zaznam chyb na modulu. Diff
3431 3870 d 2 h miho /Modules/Clock/CLK1PLL01A/SCH/ Diff
3430 3870 d 3 h miho /Modules/Clock/CLK1PLL01A/SCH/ Doplněn komentář. Diff
3429 3870 d 5 h miho /Modules/Clock/CLK1PLL01A/ Dogenerované PDF soubory Diff
3428 3870 d 10 h miho /Modules/Clock/CLK1PLL01A/ Opraven SCH a PCB CLK1PLL01A (oprava EN vývodů u stabilizátorů), nutno ještě přegenerovat PDF výstupy od plošného spoje (zde PDF995 generuje velmi nekvalitní výstupy, nutno použít něco funkčnějšího). Diff
3427 3872 d 6 h kaklik / vylepseni dokumentace studie prijimace Diff
3425 3873 d 22 h kaklik / pridani dalsi dokumentace. Diff
3424 3874 d 0 h miho /Modules/Clock/CLK1PLL01A/ Hodinový PLL generátor s obvodem TI CDCE913 (schema, PCB a technologické výstupy). Diff
3421 3876 d 2 h kaklik / vylepseni dokumentace. Diff
3404 3895 d 18 h kaklik /Modules/Clock/CLKDIV01A/ vygenerovani nahledu. Diff
3403 3895 d 18 h kaklik /Modules/Clock/CLKDIV01A/ oprava chyb z TODO. Diff