Rev Age Author Path Log message Diff
1800 4917 d 0 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 4917 d 0 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 4920 d 21 h kaklik / aktualizace schemat v PDF. Diff
1797 4924 d 1 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 4924 d 1 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 4924 d 12 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 4924 d 15 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 4925 d 18 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 4925 d 19 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4925 d 19 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4925 d 19 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4926 d 1 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1786 4932 d 13 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 4932 d 13 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4932 d 14 h kaklik / zacatek navrhu spoje. Diff
1783 4932 d 18 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 4932 d 18 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 4932 d 20 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1780 4933 d 15 h kaklik / vytvoren modul pro vlhkostni cidlo. Diff
1779 4933 d 15 h kaklik /Modules/Sensors/HUM01A/PCB/ zakladni verze PCB Diff
1778 4933 d 17 h kaklik /Modules/ zalozen novy modul - na mereni vlhkosti. Diff
1775 4936 d 18 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ TDC nwmwri ani v modu 1 Diff
1774 4936 d 23 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani mereni teploty pomoci ccidla DS18B20 Diff
1767 4937 d 17 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani zdrojaku pro teplomer Diff
1766 4940 d 21 h kaklik /Modules/ARM/STM32F10xRxT/ dokonceni uprav PCB pro vyrobu. Diff
1765 4941 d 1 h kaklik /Modules/ARM/STM32F10xRxT/PCB/ pridani technologickych znacek. Diff
1764 4941 d 12 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace oprav chyb Diff
1763 4941 d 14 h kaklik /Modules/ARM/STM32F10xRxT/ přegenerování technologických výstupů Diff
1762 4941 d 14 h kaklik /Modules/ARM/STM32F10xRxT/ uklid ve slozkach modulu. Diff
1760 4941 d 14 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ zmena absolutnich cest v projektu na relativni. Diff
1759 4942 d 12 h kakl /Modules/TDC/GP201A/SW/PICinterface/ implementace MR2. TDC ale nereaguje na stop impuls. Diff
1758 4942 d 16 h kakl /Modules/TDC/GP201A/SW/PICinterface/ znicializovany nastaveni registru Diff
1757 4942 d 18 h kakl /Modules/TDC/GP201A/SW/PICinterface/ po nadefinovani struktur pro registry se ukazalo ze nejvetsi velikost olozky struktury je 8bit. Diff
1756 4942 d 19 h kakl /Modules/TDC/GP201A/SW/PICinterface/ Diff
1755 4942 d 21 h kakl /Modules/TDC/GP201A/SW/PICinterface/ Opsano nastavebi vetsiny registru Diff
1754 4943 d 0 h kakl /Modules/ Diff
1753 4943 d 18 h kakl /Modules/TDC/GP201A/SW/PICinterface/ zakonzervovani kodu pred vytvorenim funkci pro nastaveni TDC. Diff
1751 4945 d 17 h kaklik / zaznam nalezenych chyb Diff
1745 4948 d 19 h kakl /Modules/TDC/GP201A/SW/PICinterface/ prvni verze funkcni komunikace s TDC. Zbyva doresit nastavovani registru. Diff
1744 4949 d 11 h kakl /Modules/TDC/GP201A/ opravena chyba v popisu napajeni. zacatek psani firmwaru Diff