Rev Age Author Path Log message Diff
1823 4922 d 22 h kaklik /Modules/Clock/CLKGEN01B/SCH/ vygenerovan seznam materialu Diff
1820 4925 d 9 h kaklik /Modules/Sensors/HUM01A/ domonstracni software pro meření vlhkosti. Diff
1819 4927 d 20 h kaklik /Modules/ARM/STM32F10xRxT/SCH/ vygenerovani seznamu materialu Diff
1818 4928 d 19 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vzmena IO nemela na funkci vliv. Diff
1817 4928 d 21 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ Poslední pokus před výměnou IO. Diff
1816 4929 d 12 h kaklik / Diff
1815 4929 d 13 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vyzkoušen přímo zápis hodnot registrů z datasheetu. Obvod pořád neměří čas. Diff
1814 4929 d 23 h kaklik / vygenerovani nahledu Diff
1813 4929 d 23 h kaklik / vygenerovani technologickych vystupu. Diff
1811 4930 d 10 h kaklik / Diff
1810 4930 d 12 h kaklik / aktualizace odmaskování. Odstaraněno odmaskování VIA Diff
1809 4930 d 20 h kaklik / drobné úpravy a vygenerování technologických výstupů Diff
1808 4931 d 10 h kaklik /Modules/Clock/CLKGEN01B/PCB/ přidání prokovů Diff
1802 4932 d 21 h kaklik /Modules/ARM/STM32F10xRxT/ upravy ve vyliti medi. Diff
1801 4932 d 22 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 4932 d 22 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 4932 d 22 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 4936 d 19 h kaklik / aktualizace schemat v PDF. Diff
1797 4939 d 23 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 4939 d 23 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 4940 d 10 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 4940 d 13 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 4941 d 16 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 4941 d 16 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4941 d 17 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4941 d 17 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4941 d 23 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1786 4948 d 11 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 4948 d 11 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4948 d 12 h kaklik / zacatek navrhu spoje. Diff
1783 4948 d 16 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 4948 d 16 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 4948 d 18 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1780 4949 d 12 h kaklik / vytvoren modul pro vlhkostni cidlo. Diff
1779 4949 d 13 h kaklik /Modules/Sensors/HUM01A/PCB/ zakladni verze PCB Diff
1778 4949 d 15 h kaklik /Modules/ zalozen novy modul - na mereni vlhkosti. Diff
1775 4952 d 16 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ TDC nwmwri ani v modu 1 Diff
1774 4952 d 21 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani mereni teploty pomoci ccidla DS18B20 Diff
1767 4953 d 15 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani zdrojaku pro teplomer Diff
1766 4956 d 19 h kaklik /Modules/ARM/STM32F10xRxT/ dokonceni uprav PCB pro vyrobu. Diff