Rev Age Author Path Log message Diff
1838 4993 d 8 h kaklik / zacatek dokumentace Diff
1834 4995 d 5 h kaklik /Modules/PIC/PIC18F8xTQ8001A/ aktualizace fotografií. Diff
1833 4995 d 5 h kaklik / aktualizace fotografií. Diff
1832 4996 d 22 h kaklik /Modules/Clock/CLKGEN01B/ nove fotky modulu Diff
1831 4996 d 22 h kaklik / nove fotky modulu Diff
1829 4999 d 23 h kaklik /Modules/CommSerial/ vygenerovany seznamy soucastek Diff
1828 5000 d 0 h kaklik /Modules/Sensors/GSENSE01A/SCH/ vygenerovani seznamu soucastek Diff
1827 5000 d 6 h kaklik /Modules/Clock/CLKGEN01B/DOC/ opraven překlep Diff
1824 5001 d 8 h kaklik / vygeneroavany 3D nahledy Diff
1823 5001 d 9 h kaklik /Modules/Clock/CLKGEN01B/SCH/ vygenerovan seznam materialu Diff
1820 5003 d 20 h kaklik /Modules/Sensors/HUM01A/ domonstracni software pro meření vlhkosti. Diff
1819 5006 d 8 h kaklik /Modules/ARM/STM32F10xRxT/SCH/ vygenerovani seznamu materialu Diff
1818 5007 d 6 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vzmena IO nemela na funkci vliv. Diff
1817 5007 d 8 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ Poslední pokus před výměnou IO. Diff
1816 5007 d 23 h kaklik / Diff
1815 5008 d 1 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vyzkoušen přímo zápis hodnot registrů z datasheetu. Obvod pořád neměří čas. Diff
1814 5008 d 10 h kaklik / vygenerovani nahledu Diff
1813 5008 d 10 h kaklik / vygenerovani technologickych vystupu. Diff
1811 5008 d 21 h kaklik / Diff
1810 5009 d 0 h kaklik / aktualizace odmaskování. Odstaraněno odmaskování VIA Diff
1809 5009 d 7 h kaklik / drobné úpravy a vygenerování technologických výstupů Diff
1808 5009 d 21 h kaklik /Modules/Clock/CLKGEN01B/PCB/ přidání prokovů Diff
1802 5011 d 8 h kaklik /Modules/ARM/STM32F10xRxT/ upravy ve vyliti medi. Diff
1801 5011 d 9 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 5011 d 9 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 5011 d 9 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 5015 d 6 h kaklik / aktualizace schemat v PDF. Diff
1797 5018 d 10 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 5018 d 11 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 5018 d 21 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 5019 d 0 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 5020 d 3 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 5020 d 4 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 5020 d 4 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 5020 d 4 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 5020 d 10 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1786 5026 d 22 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 5026 d 22 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 5026 d 23 h kaklik / zacatek navrhu spoje. Diff
1783 5027 d 3 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff