Rev Age Author Path Log message Diff
1814 4886 d 10 h kaklik / vygenerovani nahledu Diff
1813 4886 d 10 h kaklik / vygenerovani technologickych vystupu. Diff
1811 4886 d 20 h kaklik / Diff
1810 4886 d 23 h kaklik / aktualizace odmaskování. Odstaraněno odmaskování VIA Diff
1809 4887 d 6 h kaklik / drobné úpravy a vygenerování technologických výstupů Diff
1808 4887 d 20 h kaklik /Modules/Clock/CLKGEN01B/PCB/ přidání prokovů Diff
1802 4889 d 7 h kaklik /Modules/ARM/STM32F10xRxT/ upravy ve vyliti medi. Diff
1801 4889 d 8 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 4889 d 8 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 4889 d 8 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 4893 d 6 h kaklik / aktualizace schemat v PDF. Diff
1797 4896 d 10 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 4896 d 10 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 4896 d 20 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 4897 d 0 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 4898 d 3 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 4898 d 3 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4898 d 3 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4898 d 3 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4898 d 10 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff