Rev Age Author Path Log message Diff
1937 4852 d 7 h miho /Modules/CPLD_FPGA/S3AN01B/PCB/ Aktualizovány hodnoty součástek (synchronizace se schématem). Diff
1936 4852 d 7 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizovaný seznam součástek a cenový přehled (nutno doplnit reálnou cenu PCB z faktury). Diff
1935 4852 d 13 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizace schématu (formální změny). Pracovní verze seznamu součástek. Diff
1934 4853 d 3 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1933 4853 d 3 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1932 4855 d 7 h kaklik /Modules/Clock/CLKGEN01B/DOC/ prejmenovani podle konvence Diff
1931 4857 d 22 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ testovani TDC Diff
1930 4858 d 3 h kaklik / preklad kodu Diff
1914 4868 d 6 h kaklik /Modules/CommSerial/ETH02A/ Vygenerovani potisku Diff
1913 4868 d 7 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1912 4868 d 7 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1911 4869 d 1 h kaklik /Modules/ Vyvoj tistaku pro ETHERNET. Diff
1910 4870 d 2 h kaklik /Modules/ARM/STM32F10xRxT/ nalezene chyby Diff
1908 4871 d 21 h klimma /Modules/PowerSupply/klimma/ Diff
1907 4872 d 1 h kaklik /Modules/PowerSupply/MC3406301A/pdf/ dokumentace Diff
1906 4873 d 13 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A doplnění obrázků Diff
1899 4874 d 5 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A je již zastaralá konstrukce Diff
1898 4874 d 5 h miho /Modules/CPLD_FPGA/S3AN01B/ S3AN01B revize desky S3AN01A (s opravami) Diff
1897 4874 d 5 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ S3AN01A doplněny texty Diff
1896 4878 d 2 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A opravy schématu (doplnění Errata) a přenesení změn do PCB. Diff