←Prev12Next→ Show All
Rev Age Author Path Log message Diff
1791 4888 d 17 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4888 d 17 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4889 d 0 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1788 4890 d 14 h kaklik /Designs/HAM Constructions/SDRX01B/ zapis aktualniho stavu Diff
1787 4891 d 17 h kakl /Designs/MRAKOMER4/DOC/ Zapomnel jsem na informaci, ze MM vraci -273,15 , kdyz je chyba. Diff
1786 4895 d 11 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 4895 d 12 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4895 d 12 h kaklik / zacatek navrhu spoje. Diff
1783 4895 d 17 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 4895 d 17 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 4895 d 18 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1780 4896 d 13 h kaklik / vytvoren modul pro vlhkostni cidlo. Diff
1779 4896 d 14 h kaklik /Modules/Sensors/HUM01A/PCB/ zakladni verze PCB Diff
1778 4896 d 16 h kaklik /Modules/ zalozen novy modul - na mereni vlhkosti. Diff
1777 4897 d 22 h kakl /Designs/MRAKOMER4/DOC/ Jazykova korektura manualu. Diff
1776 4898 d 15 h kakl /Designs/MRAKOMER4/ Prvni korektura dokumentace. Diff
1775 4899 d 17 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ TDC nwmwri ani v modu 1 Diff
1774 4899 d 22 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani mereni teploty pomoci ccidla DS18B20 Diff
1773 4899 d 23 h kakl /Designs/MRAKOMER4/ Nova PDF schemata. Diff
1772 4899 d 23 h kakl /Designs/MRAKOMER4/DOC/src/ Prejmenovani zdrojaku dokumentace. Diff