Rev 1800 – kaklik – 260 d 5 h (2024-02-19 21:55:10)
Repair the MLAB template.
Subversion Repositories
–
MLAB
MLAB
library
svnkaklik
MLAB_E
8magsvn
Català-Valencià – Catalan
中文 – Chinese (Simplified)
中文 – Chinese (Traditional)
Česky – Czech
Dansk – Danish
Nederlands – Dutch
English – English
Suomi – Finnish
Français – French
Deutsch – German
עברית – Hebrew
हिंदी – Hindi
Magyar – Hungarian
Bahasa Indonesia – Indonesian
Italiano – Italian
日本語 – Japanese
한국어 – Korean
Македонски – Macedonian
मराठी – Marathi
Norsk – Norwegian
Polski – Polish
Português – Portuguese
Português – Portuguese (Brazil)
Русский – Russian
Slovenčina – Slovak
Slovenščina – Slovenian
Español – Spanish
Svenska – Swedish
Türkçe – Turkish
Українська – Ukrainian
Oëzbekcha – Uzbek
(root)
/
Rev 1800
Go to most recent revision
Show changed files
Directory listing
From rev:
To rev:
Max revs:
Search history for:
←Prev
1
2
Next→
Show All
Rev
Age
Author
Path
Log message
Diff
1800
5030 d 15 h
kaklik
/Modules/Sensors/MMA7260/DOC/
Diff
1799
5030 d 15 h
kaklik
/Modules/PIC/PICPROGUSB02A/DOC/
oprava nadpisu
Diff
1798
5034 d 12 h
kaklik
/
aktualizace schemat v PDF.
Diff
1797
5037 d 16 h
kaklik
/Modules/ARM/STM32F10xRxT/
uprava potisku
Diff
1796
5037 d 17 h
kaklik
/Modules/ARM/STM32F10xRxT/
aktualizace vyrobnich dat.
Diff
1795
5038 d 3 h
kaklik
/Modules/CommSerial/ETH01A/
zacatek navrhu PCB.
Diff
1794
5038 d 6 h
kaklik
/Modules/CommSerial/ETH01A/SCH/
doklesleno schema.
Diff
1793
5039 d 9 h
kaklik
/Modules/CommSerial/ETH01A/SCH/
dokresleni schema casti na PoE.
Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792
5039 d 10 h
miho
/Modules/CPLD_FPGA/S3AN01A/SCH/
Ještě pracovní knihovna projektu S3AN01A
Diff
1791
5039 d 10 h
miho
/Modules/CPLD_FPGA/S3AN01A/
Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A
Diff
1790
5039 d 10 h
miho
/Modules/
Přejmenování podstromu CPLD na CPLD_FPGA
Diff
1789
5039 d 16 h
miho
/
Vygenerované podklady pro amatérskou výrobu plošných spojů.
Diff
1788
5041 d 7 h
kaklik
/Designs/HAM Constructions/SDRX01B/
zapis aktualniho stavu
Diff
1787
5042 d 10 h
kakl
/Designs/MRAKOMER4/DOC/
Zapomnel jsem na informaci, ze MM vraci -273,15 , kdyz je chyba.
Diff
1786
5046 d 4 h
kaklik
/Modules/Translators/TTLPECL01A/
vygenerovani technologickych vystupu
Diff
1785
5046 d 4 h
kaklik
/Modules/Translators/TTLPECL01A/PCB/
Diff
1784
5046 d 5 h
kaklik
/
zacatek navrhu spoje.
Diff
1783
5046 d 9 h
kaklik
/Modules/Translators/TTLPECL01A/DOC/
Zalozena nоvá třída modulů pro převod signálových úrovní.
Diff
1782
5046 d 10 h
kaklik
/
presunuti mezi nove zavedeny typ modulu.
Diff
1781
5046 d 11 h
kaklik
/
Zalozena nоvá třída modulů pro převod signálových úrovní.
Diff