←Prev12Next→ Show All
Rev Age Author Path Log message Diff
1799 4866 d 9 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 4870 d 7 h kaklik / aktualizace schemat v PDF. Diff
1797 4873 d 11 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 4873 d 11 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 4873 d 21 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 4874 d 1 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 4875 d 4 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 4875 d 4 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4875 d 4 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4875 d 4 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4875 d 11 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1786 4881 d 22 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 4881 d 23 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4881 d 23 h kaklik / zacatek navrhu spoje. Diff
1783 4882 d 4 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 4882 d 4 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 4882 d 5 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1780 4883 d 0 h kaklik / vytvoren modul pro vlhkostni cidlo. Diff
1779 4883 d 1 h kaklik /Modules/Sensors/HUM01A/PCB/ zakladni verze PCB Diff
1778 4883 d 3 h kaklik /Modules/ zalozen novy modul - na mereni vlhkosti. Diff