←Prev12Next→ Show All
Rev Age Author Path Log message Diff
1785 5010 d 7 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 5010 d 8 h kaklik / zacatek navrhu spoje. Diff
1783 5010 d 12 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 5010 d 13 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 5010 d 14 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1780 5011 d 9 h kaklik / vytvoren modul pro vlhkostni cidlo. Diff
1779 5011 d 9 h kaklik /Modules/Sensors/HUM01A/PCB/ zakladni verze PCB Diff
1778 5011 d 12 h kaklik /Modules/ zalozen novy modul - na mereni vlhkosti. Diff
1775 5014 d 13 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ TDC nwmwri ani v modu 1 Diff
1774 5014 d 18 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani mereni teploty pomoci ccidla DS18B20 Diff
1767 5015 d 11 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani zdrojaku pro teplomer Diff
1766 5018 d 15 h kaklik /Modules/ARM/STM32F10xRxT/ dokonceni uprav PCB pro vyrobu. Diff
1765 5018 d 19 h kaklik /Modules/ARM/STM32F10xRxT/PCB/ pridani technologickych znacek. Diff
1764 5019 d 6 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace oprav chyb Diff
1763 5019 d 8 h kaklik /Modules/ARM/STM32F10xRxT/ přegenerování technologických výstupů Diff
1762 5019 d 8 h kaklik /Modules/ARM/STM32F10xRxT/ uklid ve slozkach modulu. Diff
1760 5019 d 9 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ zmena absolutnich cest v projektu na relativni. Diff
1759 5020 d 7 h kakl /Modules/TDC/GP201A/SW/PICinterface/ implementace MR2. TDC ale nereaguje na stop impuls. Diff
1758 5020 d 10 h kakl /Modules/TDC/GP201A/SW/PICinterface/ znicializovany nastaveni registru Diff
1757 5020 d 12 h kakl /Modules/TDC/GP201A/SW/PICinterface/ po nadefinovani struktur pro registry se ukazalo ze nejvetsi velikost olozky struktury je 8bit. Diff