←Prev12Next→ Show All
Rev Age Author Path Log message Diff
4608 3020 d 1 h kaklik / uprava modelu. Diff
4530 3082 d 0 h kaklik /Modules/ aktualizace knihoven. Diff
3690 3698 d 23 h kaklik / presunuti zdrojaku ke generatoru pulzu. Diff
3512 3828 d 16 h jacho /Modules/ Diff
3509 3828 d 17 h kaklik /Modules/ pregenerovani dokumentace. Diff
3445 3874 d 20 h kaklik / zlepseni dokumentace modulu. Diff
3425 3883 d 14 h kaklik / pridani dalsi dokumentace. Diff
3383 3906 d 19 h kaklik /Modules/ zalozeni noveho modulu pro delicku hodin. Diff
3370 3926 d 18 h kaklik / zalozeni dokumentacni slozky pro novy modul FPGA. Diff
3327 3981 d 18 h kaklik / pridani pres vikend vytvorenych souboru Diff
3243 4046 d 14 h kaklik /Modules/CPLD_FPGA/ uprava jmenne konvence projektovych slozek. Diff
3178 4054 d 15 h kaklik / uprava skriptu pro vyrobu qr kodu a vyroba QR kodu pro nove moduly.. Diff
3174 4056 d 20 h jacho /Modules/ Diff
3146 4062 d 22 h kaklik /Modules/ odstraneny nadbytecne rezistory a nahrazeny rezervnimi pull up / pull down rezistory Diff
3108 4072 d 11 h kaklik /Modules/ pridani QR kodu i v dalsich adresarich. Diff
3106 4072 d 12 h kaklik / vygenerovani QR kodu v modulech, ktere maji existujici soubor PrjInfo.txt Diff
3094 4075 d 0 h miho /Modules/CPLD_FPGA/XILINX_CHIPSCOPE/BIN/14.6/ Přidán překlad FPGA S3AN01_ChipScope pro právě uvolněné ISE verze 14.6. Diff
3093 4075 d 20 h miho /Modules/CPLD_FPGA/XILINX_XVC/XVC_SOFTWARE/XVC_1x/ Doplněna podpora mlab_xvcd pro Raspberry Pi Linux Diff
3092 4076 d 5 h miho /Modules/CPLD_FPGA/XILINX_XVC/XVC_SOFTWARE/XVC_1x/lib_linux/ Zapomenuté knihovny pro XVCD (mají zakázanou příponu a tak unikly pozornosti) Diff
3091 4077 d 18 h miho /Modules/CPLD_FPGA/XILINX_CHIPSCOPE/ Demo aplikace Xilinx ChipScope pro S3AN01 s použitím Xilinx Virtual Cable technologie Diff