←Prev12Next→ Show All
Rev Age Author Path Log message Diff
3459 3763 d 6 h kaklik / pridani obrazku nove vyvijenych konstrukci. Diff
3447 3782 d 4 h kaklik /Modules/Clock/CLKDIV01A/ pradani maleho obrazku modulu. Diff
3445 3782 d 4 h kaklik / zlepseni dokumentace modulu. Diff
3444 3782 d 5 h kaklik /Modules/Clock/CLKDIV01A/ zaznam chyb na modulu. Diff
3431 3787 d 2 h miho /Modules/Clock/CLK1PLL01A/SCH/ Diff
3430 3787 d 4 h miho /Modules/Clock/CLK1PLL01A/SCH/ Doplněn komentář. Diff
3429 3787 d 5 h miho /Modules/Clock/CLK1PLL01A/ Dogenerované PDF soubory Diff
3428 3787 d 11 h miho /Modules/Clock/CLK1PLL01A/ Opraven SCH a PCB CLK1PLL01A (oprava EN vývodů u stabilizátorů), nutno ještě přegenerovat PDF výstupy od plošného spoje (zde PDF995 generuje velmi nekvalitní výstupy, nutno použít něco funkčnějšího). Diff
3427 3789 d 6 h kaklik / vylepseni dokumentace studie prijimace Diff
3425 3790 d 22 h kaklik / pridani dalsi dokumentace. Diff
3424 3791 d 0 h miho /Modules/Clock/CLK1PLL01A/ Hodinový PLL generátor s obvodem TI CDCE913 (schema, PCB a technologické výstupy). Diff
3421 3793 d 2 h kaklik / vylepseni dokumentace. Diff
3404 3812 d 18 h kaklik /Modules/Clock/CLKDIV01A/ vygenerovani nahledu. Diff
3403 3812 d 18 h kaklik /Modules/Clock/CLKDIV01A/ oprava chyb z TODO. Diff
3402 3812 d 20 h kaklik /Modules/Clock/CLKDIV01A/ zaznam nalezenych chyb.. Diff
3401 3812 d 20 h kaklik /Modules/Clock/CLKDIV01A/ pridani popisu nalezenych chyb. Diff
3398 3813 d 0 h kaklik /Modules/Clock/CLKDIV01A/SCH/ Diff
3397 3813 d 0 h kaklik /Modules/Clock/CLKDIV01A/SCH/ Diff
3396 3813 d 0 h kaklik /Modules/Clock/CLKDIV01A/ vygenerovanitechnologickych vystupu Diff
3395 3813 d 1 h kaklik /Modules/Clock/CLKDIV01A/ Diff