←Prev12Next→ Show All
Rev Age Author Path Log message Diff
3592 3713 d 16 h kaklik /Modules/Clock/CLKDIV01A/ Opraveno oznaceni 1 u integrovaneh oobvodu. Diff
3590 3715 d 13 h kaklik /Modules/ zaznam nalezenych chyb. Diff
3509 3740 d 11 h kaklik /Modules/ pregenerovani dokumentace. Diff
3507 3741 d 5 h kaklik /Modules/ založen nový modul pro digitalizaci signálu z SDRX01B. Diff
3490 3754 d 10 h miho / Doplněna dokumentace firmwaru USBasp pro modul AVRUSB01, drobné opravy Diff
3475 3759 d 10 h kaklik / Pridani dalsi dokumentace. Diff
3459 3767 d 15 h kaklik / pridani obrazku nove vyvijenych konstrukci. Diff
3447 3786 d 13 h kaklik /Modules/Clock/CLKDIV01A/ pradani maleho obrazku modulu. Diff
3445 3786 d 13 h kaklik / zlepseni dokumentace modulu. Diff
3444 3786 d 14 h kaklik /Modules/Clock/CLKDIV01A/ zaznam chyb na modulu. Diff
3431 3791 d 12 h miho /Modules/Clock/CLK1PLL01A/SCH/ Diff
3430 3791 d 13 h miho /Modules/Clock/CLK1PLL01A/SCH/ Doplněn komentář. Diff
3429 3791 d 15 h miho /Modules/Clock/CLK1PLL01A/ Dogenerované PDF soubory Diff
3428 3791 d 20 h miho /Modules/Clock/CLK1PLL01A/ Opraven SCH a PCB CLK1PLL01A (oprava EN vývodů u stabilizátorů), nutno ještě přegenerovat PDF výstupy od plošného spoje (zde PDF995 generuje velmi nekvalitní výstupy, nutno použít něco funkčnějšího). Diff
3427 3793 d 15 h kaklik / vylepseni dokumentace studie prijimace Diff
3425 3795 d 7 h kaklik / pridani dalsi dokumentace. Diff
3424 3795 d 9 h miho /Modules/Clock/CLK1PLL01A/ Hodinový PLL generátor s obvodem TI CDCE913 (schema, PCB a technologické výstupy). Diff
3421 3797 d 11 h kaklik / vylepseni dokumentace. Diff
3404 3817 d 3 h kaklik /Modules/Clock/CLKDIV01A/ vygenerovani nahledu. Diff
3403 3817 d 3 h kaklik /Modules/Clock/CLKDIV01A/ oprava chyb z TODO. Diff