←Prev12Next→ Show All
Rev Age Author Path Log message Diff
3677 3808 d 1 h roman /Modules/Clock/CLKDIV01A/FZP/ add fritzing CLKDIV01A Diff
3620 3864 d 5 h kaklik /Modules/Clock/CLKDIV01A/ aktualizace dokumentacniho PDF od modulu. Diff
3592 3880 d 3 h kaklik /Modules/Clock/CLKDIV01A/ Opraveno oznaceni 1 u integrovaneh oobvodu. Diff
3590 3882 d 0 h kaklik /Modules/ zaznam nalezenych chyb. Diff
3509 3906 d 22 h kaklik /Modules/ pregenerovani dokumentace. Diff
3507 3907 d 16 h kaklik /Modules/ založen nový modul pro digitalizaci signálu z SDRX01B. Diff
3490 3920 d 22 h miho / Doplněna dokumentace firmwaru USBasp pro modul AVRUSB01, drobné opravy Diff
3475 3925 d 22 h kaklik / Pridani dalsi dokumentace. Diff
3459 3934 d 2 h kaklik / pridani obrazku nove vyvijenych konstrukci. Diff
3447 3953 d 1 h kaklik /Modules/Clock/CLKDIV01A/ pradani maleho obrazku modulu. Diff
3445 3953 d 1 h kaklik / zlepseni dokumentace modulu. Diff
3444 3953 d 2 h kaklik /Modules/Clock/CLKDIV01A/ zaznam chyb na modulu. Diff
3431 3957 d 23 h miho /Modules/Clock/CLK1PLL01A/SCH/ Diff
3430 3958 d 0 h miho /Modules/Clock/CLK1PLL01A/SCH/ Doplněn komentář. Diff
3429 3958 d 2 h miho /Modules/Clock/CLK1PLL01A/ Dogenerované PDF soubory Diff
3428 3958 d 7 h miho /Modules/Clock/CLK1PLL01A/ Opraven SCH a PCB CLK1PLL01A (oprava EN vývodů u stabilizátorů), nutno ještě přegenerovat PDF výstupy od plošného spoje (zde PDF995 generuje velmi nekvalitní výstupy, nutno použít něco funkčnějšího). Diff
3427 3960 d 3 h kaklik / vylepseni dokumentace studie prijimace Diff
3425 3961 d 18 h kaklik / pridani dalsi dokumentace. Diff
3424 3961 d 21 h miho /Modules/Clock/CLK1PLL01A/ Hodinový PLL generátor s obvodem TI CDCE913 (schema, PCB a technologické výstupy). Diff
3421 3963 d 23 h kaklik / vylepseni dokumentace. Diff