Rev Age Author Path Log message Diff
1785 4928 d 0 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4928 d 1 h kaklik / zacatek navrhu spoje. Diff
1783 4928 d 5 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 4928 d 6 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 4928 d 7 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1780 4929 d 2 h kaklik / vytvoren modul pro vlhkostni cidlo. Diff
1779 4929 d 2 h kaklik /Modules/Sensors/HUM01A/PCB/ zakladni verze PCB Diff
1778 4929 d 5 h kaklik /Modules/ zalozen novy modul - na mereni vlhkosti. Diff
1775 4932 d 6 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ TDC nwmwri ani v modu 1 Diff
1774 4932 d 11 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani mereni teploty pomoci ccidla DS18B20 Diff
1767 4933 d 4 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani zdrojaku pro teplomer Diff
1766 4936 d 8 h kaklik /Modules/ARM/STM32F10xRxT/ dokonceni uprav PCB pro vyrobu. Diff
1765 4936 d 12 h kaklik /Modules/ARM/STM32F10xRxT/PCB/ pridani technologickych znacek. Diff
1764 4936 d 23 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace oprav chyb Diff
1763 4937 d 1 h kaklik /Modules/ARM/STM32F10xRxT/ přegenerování technologických výstupů Diff
1762 4937 d 1 h kaklik /Modules/ARM/STM32F10xRxT/ uklid ve slozkach modulu. Diff
1760 4937 d 2 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ zmena absolutnich cest v projektu na relativni. Diff
1759 4938 d 0 h kakl /Modules/TDC/GP201A/SW/PICinterface/ implementace MR2. TDC ale nereaguje na stop impuls. Diff
1758 4938 d 3 h kakl /Modules/TDC/GP201A/SW/PICinterface/ znicializovany nastaveni registru Diff
1757 4938 d 5 h kakl /Modules/TDC/GP201A/SW/PICinterface/ po nadefinovani struktur pro registry se ukazalo ze nejvetsi velikost olozky struktury je 8bit. Diff