Rev Age Author Path Log message Diff
1815 5005 d 23 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vyzkoušen přímo zápis hodnot registrů z datasheetu. Obvod pořád neměří čas. Diff
1814 5006 d 9 h kaklik / vygenerovani nahledu Diff
1813 5006 d 9 h kaklik / vygenerovani technologickych vystupu. Diff
1811 5006 d 20 h kaklik / Diff
1810 5006 d 22 h kaklik / aktualizace odmaskování. Odstaraněno odmaskování VIA Diff
1809 5007 d 6 h kaklik / drobné úpravy a vygenerování technologických výstupů Diff
1808 5007 d 20 h kaklik /Modules/Clock/CLKGEN01B/PCB/ přidání prokovů Diff
1802 5009 d 7 h kaklik /Modules/ARM/STM32F10xRxT/ upravy ve vyliti medi. Diff
1801 5009 d 8 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 5009 d 8 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 5009 d 8 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 5013 d 5 h kaklik / aktualizace schemat v PDF. Diff
1797 5016 d 9 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 5016 d 9 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 5016 d 20 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 5016 d 23 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 5018 d 2 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 5018 d 3 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 5018 d 3 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 5018 d 3 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff