Rev Age Author Path Log message Diff
1941 4829 d 21 h kaklik /Modules/H_Bridge/MPC17511HB01A/DOC/ oprava dokumentace Diff
1939 4831 d 19 h kaklik /Modules/Clock/CLKGEN01B/ preklad Diff
1937 4833 d 16 h miho /Modules/CPLD_FPGA/S3AN01B/PCB/ Aktualizovány hodnoty součástek (synchronizace se schématem). Diff
1936 4833 d 17 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizovaný seznam součástek a cenový přehled (nutno doplnit reálnou cenu PCB z faktury). Diff
1935 4833 d 22 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizace schématu (formální změny). Pracovní verze seznamu součástek. Diff
1934 4834 d 12 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1933 4834 d 13 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1932 4836 d 16 h kaklik /Modules/Clock/CLKGEN01B/DOC/ prejmenovani podle konvence Diff
1931 4839 d 7 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ testovani TDC Diff
1930 4839 d 12 h kaklik / preklad kodu Diff
1914 4849 d 16 h kaklik /Modules/CommSerial/ETH02A/ Vygenerovani potisku Diff
1913 4849 d 16 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1912 4849 d 16 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1911 4850 d 10 h kaklik /Modules/ Vyvoj tistaku pro ETHERNET. Diff
1910 4851 d 11 h kaklik /Modules/ARM/STM32F10xRxT/ nalezene chyby Diff
1908 4853 d 6 h klimma /Modules/PowerSupply/klimma/ Diff
1907 4853 d 10 h kaklik /Modules/PowerSupply/MC3406301A/pdf/ dokumentace Diff
1906 4854 d 22 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A doplnění obrázků Diff
1899 4855 d 14 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A je již zastaralá konstrukce Diff
1898 4855 d 14 h miho /Modules/CPLD_FPGA/S3AN01B/ S3AN01B revize desky S3AN01A (s opravami) Diff