Rev Age Author Path Log message Diff
1941 4813 d 13 h kaklik /Modules/H_Bridge/MPC17511HB01A/DOC/ oprava dokumentace Diff
1939 4815 d 11 h kaklik /Modules/Clock/CLKGEN01B/ preklad Diff
1937 4817 d 9 h miho /Modules/CPLD_FPGA/S3AN01B/PCB/ Aktualizovány hodnoty součástek (synchronizace se schématem). Diff
1936 4817 d 9 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizovaný seznam součástek a cenový přehled (nutno doplnit reálnou cenu PCB z faktury). Diff
1935 4817 d 15 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizace schématu (formální změny). Pracovní verze seznamu součástek. Diff
1934 4818 d 5 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1933 4818 d 5 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1932 4820 d 9 h kaklik /Modules/Clock/CLKGEN01B/DOC/ prejmenovani podle konvence Diff
1931 4823 d 0 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ testovani TDC Diff
1930 4823 d 5 h kaklik / preklad kodu Diff
1914 4833 d 8 h kaklik /Modules/CommSerial/ETH02A/ Vygenerovani potisku Diff
1913 4833 d 9 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1912 4833 d 9 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1911 4834 d 3 h kaklik /Modules/ Vyvoj tistaku pro ETHERNET. Diff
1910 4835 d 3 h kaklik /Modules/ARM/STM32F10xRxT/ nalezene chyby Diff
1908 4836 d 23 h klimma /Modules/PowerSupply/klimma/ Diff
1907 4837 d 3 h kaklik /Modules/PowerSupply/MC3406301A/pdf/ dokumentace Diff
1906 4838 d 14 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A doplnění obrázků Diff
1899 4839 d 7 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A je již zastaralá konstrukce Diff
1898 4839 d 7 h miho /Modules/CPLD_FPGA/S3AN01B/ S3AN01B revize desky S3AN01A (s opravami) Diff