Rev Age Author Path Log message Diff
1793 4912 d 6 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 4912 d 7 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4912 d 7 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4912 d 7 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4912 d 13 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1786 4919 d 1 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 4919 d 1 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4919 d 2 h kaklik / zacatek navrhu spoje. Diff
1783 4919 d 6 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 4919 d 6 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 4919 d 8 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1780 4920 d 3 h kaklik / vytvoren modul pro vlhkostni cidlo. Diff
1779 4920 d 3 h kaklik /Modules/Sensors/HUM01A/PCB/ zakladni verze PCB Diff
1778 4920 d 6 h kaklik /Modules/ zalozen novy modul - na mereni vlhkosti. Diff
1775 4923 d 6 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ TDC nwmwri ani v modu 1 Diff
1774 4923 d 11 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani mereni teploty pomoci ccidla DS18B20 Diff
1767 4924 d 5 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ pridani zdrojaku pro teplomer Diff
1766 4927 d 9 h kaklik /Modules/ARM/STM32F10xRxT/ dokonceni uprav PCB pro vyrobu. Diff
1765 4927 d 13 h kaklik /Modules/ARM/STM32F10xRxT/PCB/ pridani technologickych znacek. Diff
1764 4928 d 0 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace oprav chyb Diff