←Prev12Next→ Show All
Rev Age Author Path Log message Diff
1798 5112 d 22 h kaklik / aktualizace schemat v PDF. Diff
1797 5116 d 2 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 5116 d 2 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 5116 d 12 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 5116 d 16 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 5117 d 19 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 5117 d 19 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 5117 d 19 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 5117 d 20 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 5118 d 2 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1786 5124 d 13 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 5124 d 14 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 5124 d 15 h kaklik / zacatek navrhu spoje. Diff
1783 5124 d 19 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 5124 d 19 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 5124 d 21 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1780 5125 d 15 h kaklik / vytvoren modul pro vlhkostni cidlo. Diff
1779 5125 d 16 h kaklik /Modules/Sensors/HUM01A/PCB/ zakladni verze PCB Diff
1778 5125 d 18 h kaklik /Modules/ zalozen novy modul - na mereni vlhkosti. Diff
1775 5128 d 19 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ TDC nwmwri ani v modu 1 Diff