←Prev12Next→ Show All
Rev Age Author Path Log message Diff
1939 4793 d 4 h kaklik /Modules/Clock/CLKGEN01B/ preklad Diff
1937 4795 d 2 h miho /Modules/CPLD_FPGA/S3AN01B/PCB/ Aktualizovány hodnoty součástek (synchronizace se schématem). Diff
1936 4795 d 2 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizovaný seznam součástek a cenový přehled (nutno doplnit reálnou cenu PCB z faktury). Diff
1935 4795 d 8 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizace schématu (formální změny). Pracovní verze seznamu součástek. Diff
1934 4795 d 22 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1933 4795 d 22 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1932 4798 d 2 h kaklik /Modules/Clock/CLKGEN01B/DOC/ prejmenovani podle konvence Diff
1931 4800 d 17 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ testovani TDC Diff
1930 4800 d 22 h kaklik / preklad kodu Diff
1914 4811 d 1 h kaklik /Modules/CommSerial/ETH02A/ Vygenerovani potisku Diff
1913 4811 d 2 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1912 4811 d 2 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1911 4811 d 20 h kaklik /Modules/ Vyvoj tistaku pro ETHERNET. Diff
1910 4812 d 21 h kaklik /Modules/ARM/STM32F10xRxT/ nalezene chyby Diff
1908 4814 d 16 h klimma /Modules/PowerSupply/klimma/ Diff
1907 4814 d 20 h kaklik /Modules/PowerSupply/MC3406301A/pdf/ dokumentace Diff
1906 4816 d 8 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A doplnění obrázků Diff
1899 4817 d 0 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A je již zastaralá konstrukce Diff
1898 4817 d 0 h miho /Modules/CPLD_FPGA/S3AN01B/ S3AN01B revize desky S3AN01A (s opravami) Diff
1897 4817 d 0 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ S3AN01A doplněny texty Diff