←Prev12Next→ Show All
Rev Age Author Path Log message Diff
1801 5118 d 22 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 5118 d 22 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 5118 d 22 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 5122 d 19 h kaklik / aktualizace schemat v PDF. Diff
1797 5125 d 23 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 5125 d 23 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 5126 d 10 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 5126 d 13 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 5127 d 16 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 5127 d 17 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 5127 d 17 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 5127 d 17 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 5127 d 23 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1786 5134 d 11 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 5134 d 11 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 5134 d 12 h kaklik / zacatek navrhu spoje. Diff
1783 5134 d 16 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 5134 d 16 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff
1781 5134 d 18 h kaklik / Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1780 5135 d 12 h kaklik / vytvoren modul pro vlhkostni cidlo. Diff