Rev Age Author Path Log message Diff
1897 4872 d 15 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ S3AN01A doplněny texty Diff
1896 4876 d 12 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A opravy schématu (doplnění Errata) a přenesení změn do PCB. Diff
1792 4933 d 13 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4933 d 13 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4933 d 14 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1062 6005 d 18 h kakl /Modules/CPLD/ Diff
1049 6006 d 15 h kakl /Modules/ Diff
1001 6028 d 12 h miho /Modules/ Doplněny metainformace pro sekci Modules (nejvyšší úroveň) Diff
927 6059 d 13 h spirek /Modules/CPLD/ISPLSI1016A/SCH/ Diff
926 6059 d 13 h spirek /Modules/CPLD/ISPLSI1016A/SCH/ Diff
923 6063 d 16 h kaklik /Modules/CPLD/ upravy schematu chybi dodelat programovaci konektor. Diff
921 6064 d 18 h spirek /Modules/CPLD/ISPLSI1016A/SCH/ Diff
920 6064 d 19 h spirek /Modules/CPLD/ Diff