Rev Age Author Path Log message Diff
1935 5022 d 21 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizace schématu (formální změny). Pracovní verze seznamu součástek. Diff
1906 5043 d 20 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A doplnění obrázků Diff
1899 5044 d 12 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A je již zastaralá konstrukce Diff
1898 5044 d 12 h miho /Modules/CPLD_FPGA/S3AN01B/ S3AN01B revize desky S3AN01A (s opravami) Diff
1897 5044 d 12 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ S3AN01A doplněny texty Diff
1896 5048 d 10 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A opravy schématu (doplnění Errata) a přenesení změn do PCB. Diff
1792 5105 d 11 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 5105 d 11 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 5105 d 11 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1062 6177 d 15 h kakl /Modules/CPLD/ Diff
1049 6178 d 13 h kakl /Modules/ Diff
1001 6200 d 10 h miho /Modules/ Doplněny metainformace pro sekci Modules (nejvyšší úroveň) Diff
927 6231 d 11 h spirek /Modules/CPLD/ISPLSI1016A/SCH/ Diff
926 6231 d 11 h spirek /Modules/CPLD/ISPLSI1016A/SCH/ Diff
923 6235 d 14 h kaklik /Modules/CPLD/ upravy schematu chybi dodelat programovaci konektor. Diff
921 6236 d 15 h spirek /Modules/CPLD/ISPLSI1016A/SCH/ Diff
920 6236 d 17 h spirek /Modules/CPLD/ Diff