Rev Age Author Path Log message Diff
1897 4831 d 5 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ S3AN01A doplněny texty Diff
1896 4835 d 3 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A opravy schématu (doplnění Errata) a přenesení změn do PCB. Diff
1792 4892 d 4 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4892 d 4 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4892 d 4 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1062 5964 d 8 h kakl /Modules/CPLD/ Diff
1049 5965 d 6 h kakl /Modules/ Diff
1001 5987 d 3 h miho /Modules/ Doplněny metainformace pro sekci Modules (nejvyšší úroveň) Diff
927 6018 d 4 h spirek /Modules/CPLD/ISPLSI1016A/SCH/ Diff
926 6018 d 4 h spirek /Modules/CPLD/ISPLSI1016A/SCH/ Diff
923 6022 d 7 h kaklik /Modules/CPLD/ upravy schematu chybi dodelat programovaci konektor. Diff
921 6023 d 8 h spirek /Modules/CPLD/ISPLSI1016A/SCH/ Diff
920 6023 d 10 h spirek /Modules/CPLD/ Diff