←Prev12Next→ Show All
Rev Age Author Path Log message Diff
3590 3928 d 3 h kaklik /Modules/ zaznam nalezenych chyb. Diff
3509 3953 d 1 h kaklik /Modules/ pregenerovani dokumentace. Diff
3507 3953 d 20 h kaklik /Modules/ založen nový modul pro digitalizaci signálu z SDRX01B. Diff
3490 3967 d 1 h miho / Doplněna dokumentace firmwaru USBasp pro modul AVRUSB01, drobné opravy Diff
3475 3972 d 1 h kaklik / Pridani dalsi dokumentace. Diff
3459 3980 d 6 h kaklik / pridani obrazku nove vyvijenych konstrukci. Diff
3447 3999 d 4 h kaklik /Modules/Clock/CLKDIV01A/ pradani maleho obrazku modulu. Diff
3445 3999 d 4 h kaklik / zlepseni dokumentace modulu. Diff
3444 3999 d 5 h kaklik /Modules/Clock/CLKDIV01A/ zaznam chyb na modulu. Diff
3431 4004 d 2 h miho /Modules/Clock/CLK1PLL01A/SCH/ Diff
3430 4004 d 4 h miho /Modules/Clock/CLK1PLL01A/SCH/ Doplněn komentář. Diff
3429 4004 d 5 h miho /Modules/Clock/CLK1PLL01A/ Dogenerované PDF soubory Diff
3428 4004 d 11 h miho /Modules/Clock/CLK1PLL01A/ Opraven SCH a PCB CLK1PLL01A (oprava EN vývodů u stabilizátorů), nutno ještě přegenerovat PDF výstupy od plošného spoje (zde PDF995 generuje velmi nekvalitní výstupy, nutno použít něco funkčnějšího). Diff
3427 4006 d 6 h kaklik / vylepseni dokumentace studie prijimace Diff
3425 4007 d 22 h kaklik / pridani dalsi dokumentace. Diff
3424 4008 d 0 h miho /Modules/Clock/CLK1PLL01A/ Hodinový PLL generátor s obvodem TI CDCE913 (schema, PCB a technologické výstupy). Diff
3421 4010 d 2 h kaklik / vylepseni dokumentace. Diff
3404 4029 d 18 h kaklik /Modules/Clock/CLKDIV01A/ vygenerovani nahledu. Diff
3403 4029 d 18 h kaklik /Modules/Clock/CLKDIV01A/ oprava chyb z TODO. Diff
3402 4029 d 20 h kaklik /Modules/Clock/CLKDIV01A/ zaznam nalezenych chyb.. Diff