←Prev12Next→ Show All
Rev Age Author Path Log message Diff
3444 3999 d 22 h kaklik /Modules/Clock/CLKDIV01A/ zaznam chyb na modulu. Diff
3431 4004 d 19 h miho /Modules/Clock/CLK1PLL01A/SCH/ Diff
3430 4004 d 20 h miho /Modules/Clock/CLK1PLL01A/SCH/ Doplněn komentář. Diff
3429 4004 d 22 h miho /Modules/Clock/CLK1PLL01A/ Dogenerované PDF soubory Diff
3428 4005 d 3 h miho /Modules/Clock/CLK1PLL01A/ Opraven SCH a PCB CLK1PLL01A (oprava EN vývodů u stabilizátorů), nutno ještě přegenerovat PDF výstupy od plošného spoje (zde PDF995 generuje velmi nekvalitní výstupy, nutno použít něco funkčnějšího). Diff
3427 4006 d 23 h kaklik / vylepseni dokumentace studie prijimace Diff
3425 4008 d 15 h kaklik / pridani dalsi dokumentace. Diff
3424 4008 d 17 h miho /Modules/Clock/CLK1PLL01A/ Hodinový PLL generátor s obvodem TI CDCE913 (schema, PCB a technologické výstupy). Diff
3421 4010 d 19 h kaklik / vylepseni dokumentace. Diff
3404 4030 d 11 h kaklik /Modules/Clock/CLKDIV01A/ vygenerovani nahledu. Diff
3403 4030 d 11 h kaklik /Modules/Clock/CLKDIV01A/ oprava chyb z TODO. Diff
3402 4030 d 12 h kaklik /Modules/Clock/CLKDIV01A/ zaznam nalezenych chyb.. Diff
3401 4030 d 13 h kaklik /Modules/Clock/CLKDIV01A/ pridani popisu nalezenych chyb. Diff
3398 4030 d 16 h kaklik /Modules/Clock/CLKDIV01A/SCH/ Diff
3397 4030 d 16 h kaklik /Modules/Clock/CLKDIV01A/SCH/ Diff
3396 4030 d 17 h kaklik /Modules/Clock/CLKDIV01A/ vygenerovanitechnologickych vystupu Diff
3395 4030 d 18 h kaklik /Modules/Clock/CLKDIV01A/ Diff
3394 4030 d 18 h kaklik /Modules/Clock/CLKDIV01A/ ulozeni verze pred otocenim konektoru. Diff
3393 4030 d 19 h kaklik /Modules/Clock/CLKDIV01A/PCB/ zapojeni diff paru. Diff
3392 4030 d 19 h kaklik /Modules/Clock/CLKDIV01A/PCB/ Diff