←Prev12Next→ Show All
Rev Age Author Path Log message Diff
1954 4788 d 8 h miho /Modules/CPLD_FPGA/S3AN01A/ Dokumentace pro S3AN01A (podomácku vyrobená verze) Diff
1953 4788 d 23 h kaklik /Modules/Clock/CLKGEN01B/DOC/SRC/ prejmenovani podle konvence Diff
1952 4788 d 23 h kaklik /Modules/Clock/CLKGEN01B/DOC/ oprava preklepu Diff
1950 4793 d 13 h miho /Modules/CPLD_FPGA/S3AN01B/ S3AN01B doplněny obrázky (pro dokumentaci) Diff
1947 4793 d 21 h kaklik / prejmenovani souboru podle konvence Diff
1946 4794 d 2 h kaklik /Modules/PIC/PIC18F8xTQ8001A/DOC/ aktualizace dokumentace Diff
1941 4796 d 10 h kaklik /Modules/H_Bridge/MPC17511HB01A/DOC/ oprava dokumentace Diff
1939 4798 d 8 h kaklik /Modules/Clock/CLKGEN01B/ preklad Diff
1937 4800 d 5 h miho /Modules/CPLD_FPGA/S3AN01B/PCB/ Aktualizovány hodnoty součástek (synchronizace se schématem). Diff
1936 4800 d 6 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizovaný seznam součástek a cenový přehled (nutno doplnit reálnou cenu PCB z faktury). Diff
1935 4800 d 12 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizace schématu (formální změny). Pracovní verze seznamu součástek. Diff
1934 4801 d 2 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1933 4801 d 2 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1932 4803 d 5 h kaklik /Modules/Clock/CLKGEN01B/DOC/ prejmenovani podle konvence Diff
1931 4805 d 21 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ testovani TDC Diff
1930 4806 d 1 h kaklik / preklad kodu Diff
1914 4816 d 5 h kaklik /Modules/CommSerial/ETH02A/ Vygenerovani potisku Diff
1913 4816 d 5 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1912 4816 d 6 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1911 4816 d 23 h kaklik /Modules/ Vyvoj tistaku pro ETHERNET. Diff