←Prev12Next→ Show All
Rev Age Author Path Log message Diff
1935 4830 d 20 h miho /Modules/CPLD_FPGA/S3AN01B/SCH/ Aktualizace schématu (formální změny). Pracovní verze seznamu součástek. Diff
1934 4831 d 10 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1933 4831 d 10 h kaklik /Modules/Clock/CLKGEN01B/DOC/ kus anglickeho prekladu Diff
1932 4833 d 14 h kaklik /Modules/Clock/CLKGEN01B/DOC/ prejmenovani podle konvence Diff
1931 4836 d 5 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ testovani TDC Diff
1930 4836 d 10 h kaklik / preklad kodu Diff
1914 4846 d 13 h kaklik /Modules/CommSerial/ETH02A/ Vygenerovani potisku Diff
1913 4846 d 14 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1912 4846 d 14 h kaklik /Modules/CommSerial/ETH02A/ prace na modulu pro ethernet Diff
1911 4847 d 8 h kaklik /Modules/ Vyvoj tistaku pro ETHERNET. Diff
1910 4848 d 9 h kaklik /Modules/ARM/STM32F10xRxT/ nalezene chyby Diff
1908 4850 d 4 h klimma /Modules/PowerSupply/klimma/ Diff
1907 4850 d 8 h kaklik /Modules/PowerSupply/MC3406301A/pdf/ dokumentace Diff
1906 4851 d 20 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A doplnění obrázků Diff
1899 4852 d 12 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A je již zastaralá konstrukce Diff
1898 4852 d 12 h miho /Modules/CPLD_FPGA/S3AN01B/ S3AN01B revize desky S3AN01A (s opravami) Diff
1897 4852 d 12 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ S3AN01A doplněny texty Diff
1896 4856 d 9 h miho /Modules/CPLD_FPGA/S3AN01A/ S3AN01A opravy schématu (doplnění Errata) a přenesení změn do PCB. Diff
1894 4857 d 4 h kaklik /Modules/CommSerial/ETH02A/ Diff
1892 4866 d 5 h kaklik /Modules/CommSerial/ETH02A/ zacatek kresleni PCB Diff