Rev Age Author Path Log message Diff
1801 4853 d 2 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 4853 d 2 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 4853 d 2 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 4857 d 0 h kaklik / aktualizace schemat v PDF. Diff
1797 4860 d 3 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 4860 d 4 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 4860 d 14 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 4860 d 17 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 4861 d 20 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 4861 d 21 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4861 d 21 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4861 d 21 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4862 d 3 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1788 4863 d 18 h kaklik /Designs/HAM Constructions/SDRX01B/ zapis aktualniho stavu Diff
1787 4864 d 21 h kakl /Designs/MRAKOMER4/DOC/ Zapomnel jsem na informaci, ze MM vraci -273,15 , kdyz je chyba. Diff
1786 4868 d 15 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 4868 d 15 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4868 d 16 h kaklik / zacatek navrhu spoje. Diff
1783 4868 d 20 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff
1782 4868 d 21 h kaklik / presunuti mezi nove zavedeny typ modulu. Diff