←Prev12Next→ Show All
Rev Age Author Path Log message Diff
3461 3735 d 12 h miho /Modules/AVR/Text_Examples/SW/TIMER_DEMO1/ Příklad obsluhy přerušení pro AVR (základní příklad) Diff
3460 3735 d 12 h miho /Modules/AVR/Text_Examples/ Příklad obsluhy přerušení pro AVR Diff
3459 3736 d 20 h kaklik / pridani obrazku nove vyvijenych konstrukci. Diff
3454 3746 d 13 h kaklik /Modules/ pridani fotografii modulu. Diff
3453 3747 d 14 h kaklik / Diff
3450 3751 d 18 h kaklik / pridani fotografii modulu a konstrukci. Diff
3448 3754 d 22 h kaklik /Modules/Measuring/GPS01A/ zaznam problemu s GPS modulem. Diff
3447 3755 d 19 h kaklik /Modules/Clock/CLKDIV01A/ pradani maleho obrazku modulu. Diff
3446 3755 d 19 h kaklik /Modules/Universal/ smazani nepotrebne slozky (pozustatek z vyvoje modulu UNISERIAL) Diff
3445 3755 d 19 h kaklik / zlepseni dokumentace modulu. Diff
3444 3755 d 19 h kaklik /Modules/Clock/CLKDIV01A/ zaznam chyb na modulu. Diff
3433 3759 d 11 h jacho /Modules/ Diff
3431 3760 d 17 h miho /Modules/Clock/CLK1PLL01A/SCH/ Diff
3430 3760 d 18 h miho /Modules/Clock/CLK1PLL01A/SCH/ Doplněn komentář. Diff
3429 3760 d 20 h miho /Modules/Clock/CLK1PLL01A/ Dogenerované PDF soubory Diff
3428 3761 d 1 h miho /Modules/Clock/CLK1PLL01A/ Opraven SCH a PCB CLK1PLL01A (oprava EN vývodů u stabilizátorů), nutno ještě přegenerovat PDF výstupy od plošného spoje (zde PDF995 generuje velmi nekvalitní výstupy, nutno použít něco funkčnějšího). Diff
3427 3762 d 20 h kaklik / vylepseni dokumentace studie prijimace Diff
3425 3764 d 12 h kaklik / pridani dalsi dokumentace. Diff
3424 3764 d 14 h miho /Modules/Clock/CLK1PLL01A/ Hodinový PLL generátor s obvodem TI CDCE913 (schema, PCB a technologické výstupy). Diff
3422 3766 d 16 h kaklik /Modules/Universal/UNISERIAL01A/DOC/ Diff