Rev Age Author Path Log message Diff
1838 4829 d 21 h kaklik / zacatek dokumentace Diff
1834 4831 d 17 h kaklik /Modules/PIC/PIC18F8xTQ8001A/ aktualizace fotografií. Diff
1833 4831 d 17 h kaklik / aktualizace fotografií. Diff
1832 4833 d 10 h kaklik /Modules/Clock/CLKGEN01B/ nove fotky modulu Diff
1831 4833 d 11 h kaklik / nove fotky modulu Diff
1829 4836 d 11 h kaklik /Modules/CommSerial/ vygenerovany seznamy soucastek Diff
1828 4836 d 12 h kaklik /Modules/Sensors/GSENSE01A/SCH/ vygenerovani seznamu soucastek Diff
1827 4836 d 18 h kaklik /Modules/Clock/CLKGEN01B/DOC/ opraven překlep Diff
1824 4837 d 21 h kaklik / vygeneroavany 3D nahledy Diff
1823 4837 d 21 h kaklik /Modules/Clock/CLKGEN01B/SCH/ vygenerovan seznam materialu Diff
1820 4840 d 8 h kaklik /Modules/Sensors/HUM01A/ domonstracni software pro meření vlhkosti. Diff
1819 4842 d 20 h kaklik /Modules/ARM/STM32F10xRxT/SCH/ vygenerovani seznamu materialu Diff
1818 4843 d 19 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vzmena IO nemela na funkci vliv. Diff
1817 4843 d 20 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ Poslední pokus před výměnou IO. Diff
1816 4844 d 12 h kaklik / Diff
1815 4844 d 13 h kaklik /Modules/TDC/GP201A/SW/PICinterface/ vyzkoušen přímo zápis hodnot registrů z datasheetu. Obvod pořád neměří čas. Diff
1814 4844 d 22 h kaklik / vygenerovani nahledu Diff
1813 4844 d 23 h kaklik / vygenerovani technologickych vystupu. Diff
1811 4845 d 9 h kaklik / Diff
1810 4845 d 12 h kaklik / aktualizace odmaskování. Odstaraněno odmaskování VIA Diff
1809 4845 d 19 h kaklik / drobné úpravy a vygenerování technologických výstupů Diff
1808 4846 d 9 h kaklik /Modules/Clock/CLKGEN01B/PCB/ přidání prokovů Diff
1802 4847 d 20 h kaklik /Modules/ARM/STM32F10xRxT/ upravy ve vyliti medi. Diff
1801 4847 d 21 h kaklik /Modules/Sensors/ prejmenovani dokumentacni slozky GSENSE01A Diff
1800 4847 d 21 h kaklik /Modules/Sensors/MMA7260/DOC/ Diff
1799 4847 d 21 h kaklik /Modules/PIC/PICPROGUSB02A/DOC/ oprava nadpisu Diff
1798 4851 d 19 h kaklik / aktualizace schemat v PDF. Diff
1797 4854 d 22 h kaklik /Modules/ARM/STM32F10xRxT/ uprava potisku Diff
1796 4854 d 23 h kaklik /Modules/ARM/STM32F10xRxT/ aktualizace vyrobnich dat. Diff
1795 4855 d 9 h kaklik /Modules/CommSerial/ETH01A/ zacatek navrhu PCB. Diff
1794 4855 d 12 h kaklik /Modules/CommSerial/ETH01A/SCH/ doklesleno schema. Diff
1793 4856 d 16 h kaklik /Modules/CommSerial/ETH01A/SCH/ dokresleni schema casti na PoE.

Jeste je treba prekleslit pripojeni RJ45 konektoru.
Diff
1792 4856 d 16 h miho /Modules/CPLD_FPGA/S3AN01A/SCH/ Ještě pracovní knihovna projektu S3AN01A Diff
1791 4856 d 16 h miho /Modules/CPLD_FPGA/S3AN01A/ Created FPGA module (school board) for XILINX Spartan 3 XC3S50AN gate array S3AN01A Diff
1790 4856 d 16 h miho /Modules/ Přejmenování podstromu CPLD na CPLD_FPGA Diff
1789 4856 d 23 h miho / Vygenerované podklady pro amatérskou výrobu plošných spojů. Diff
1786 4863 d 10 h kaklik /Modules/Translators/TTLPECL01A/ vygenerovani technologickych vystupu Diff
1785 4863 d 11 h kaklik /Modules/Translators/TTLPECL01A/PCB/ Diff
1784 4863 d 11 h kaklik / zacatek navrhu spoje. Diff
1783 4863 d 16 h kaklik /Modules/Translators/TTLPECL01A/DOC/ Zalozena nоvá třída modulů pro převod signálových úrovní. Diff